首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁 >> 主題列表 >> asic ip核

asic ip核 文章 最新資訊

Xilinx UltraScale?:為您未來架構(gòu)而打造的新一代架構(gòu)

  • Xilinx UltraScale? 架構(gòu)針對(duì)要求最嚴(yán)苛的應(yīng)用,提供了前所未有的ASIC級(jí)的系統(tǒng)級(jí)集成和容量。
  • 關(guān)鍵字: Xilinx  UltraScale  ASIC  存儲(chǔ)器  

Xilinx首個(gè)ASIC級(jí)UltraScale可編程架構(gòu)-常見問題

  • 賽靈思將在2013年7月10日宣布推出什么產(chǎn)品?
  • 關(guān)鍵字: 賽靈思  UltraScale  ASIC  

Xilinx首個(gè)ASIC級(jí)可編程架構(gòu)20nm All Programmable器件開始投片

  • All Programmable FPGA、SoC和3D IC的全球領(lǐng)先企業(yè)賽靈思公司 (Xilinx, Inc. (NASDAQ:XLNX) )日前宣布,延續(xù)28nm工藝一系列行業(yè)創(chuàng)新,在20nm工藝節(jié)點(diǎn)再次推出兩大行業(yè)第一:投片半導(dǎo)體行業(yè)首款20nm器件,也是可編程邏輯器件(PLD)行業(yè)首款20nm All Programmable器件;發(fā)布行業(yè)第一個(gè)ASIC級(jí)可編程架構(gòu)UltraScale?。
  • 關(guān)鍵字: 賽靈思  ASIC  UltraScale  

Xilinx UltraScale 架構(gòu)—業(yè)界首款A(yù)SIC級(jí)All Programmable架構(gòu)

  • 現(xiàn)在,人們需要采用一種創(chuàng)新型架構(gòu)來管理數(shù)百Gbps的系統(tǒng)性能,以實(shí)現(xiàn)全線速下的智能處理能力,并擴(kuò)展至Tb級(jí)性能和每秒10億次浮點(diǎn)運(yùn)算水平。
  • 關(guān)鍵字: 賽靈思  DSP  ASIC  UltraScale  RAM  

常見問題解答:賽靈思采用首個(gè)ASIC級(jí)UltraScale可

  • 1. 賽靈思將在2013年7月10日宣布推出什么產(chǎn)品? 賽靈思宣布20nm兩項(xiàng)新的行業(yè)第一,延續(xù)28nm工藝節(jié)點(diǎn)上一系列業(yè)界創(chuàng)新優(yōu)勢: middot; 賽靈思宣布開始投片半導(dǎo)體行業(yè)首款20nm器件以及投片PLD行業(yè)首款20nm All
  • 關(guān)鍵字: UltraScale  ASIC  賽靈思  可編程    

ASIC設(shè)計(jì)服務(wù)何去何從?高端應(yīng)用和中國客戶是兩大關(guān)鍵詞

  • “Is ASIC dead ?”這是剛剛落下帷幕的2013“深圳(國際)集成電路創(chuàng)新與應(yīng)用展”(China IC Expo,簡稱CICE)上業(yè)界熱議的一個(gè)話題。的確,現(xiàn)如今FPGA越來越“強(qiáng)勢”,越來越多地將ARM核、MCU、DSP等融合進(jìn)來,在性能和功耗上對(duì)ASIC進(jìn)行全面圍堵。不只如此,當(dāng)硅制造技術(shù)進(jìn)入到28nm甚至更低節(jié)點(diǎn)時(shí),芯片制造動(dòng)輒上百萬美金的NRE費(fèi)用也讓系統(tǒng)設(shè)計(jì)公司吃不消。
  • 關(guān)鍵字: 富士通  ASIC  FPGA  

安森美與空客合作開發(fā)飛行控制計(jì)算機(jī)的復(fù)雜ASIC

  • 推動(dòng)高能效創(chuàng)新的安森美半導(dǎo)體(ON Semiconductor,美國納斯達(dá)克上市代號(hào):ONNN)與領(lǐng)先的飛機(jī)制造商空中客車(簡稱“空客”)完成合作開發(fā)及投產(chǎn)一款復(fù)雜的專用集成電路(ASIC),應(yīng)用于空客A350 XWB寬體飛機(jī)的飛行控制計(jì)算機(jī)。這定制硅方案的代號(hào)為JEKYLL,使用了安森美半導(dǎo)體內(nèi)部的110納米(nm)工藝技術(shù),在安森美半導(dǎo)體美國俄勒岡州的Gresham工廠制造。
  • 關(guān)鍵字: 安森美  半導(dǎo)體  D0-254  ASIC  

龍芯處理器IP核的FPGA驗(yàn)證平臺(tái)設(shè)計(jì)

  • 本文利用Altera公司的FPGA開發(fā)工具對(duì)皋于國產(chǎn)龍芯I號(hào)處理器IP核的SoC芯片進(jìn)行ASIC流片前的系統(tǒng)驗(yàn)證,全實(shí)時(shí)方 ...
  • 關(guān)鍵字: 龍芯  處理器  IP核  FPGA驗(yàn)證  

HDB3編碼器ASIC的設(shè)計(jì)

  • 在數(shù)字通信領(lǐng)域中,HDB3碼是一種非常適合在基帶信號(hào)傳輸系統(tǒng)中傳輸?shù)拇a型,并保持了AMI的優(yōu)點(diǎn)。為了滿足用戶的需求,提高通信系統(tǒng)工作穩(wěn)定性,HDB3編碼器專用集成電路(ASIC)集成了插“V”、插“B”和“V”碼極性糾正模塊,通過仿真和硬件驗(yàn)證,它可以有效消除傳輸信號(hào)中的直流成分和很小的低頻成分,可以實(shí)現(xiàn)基帶信號(hào)在基帶信道中直接傳輸與提取,同時(shí)能很好地提取定時(shí)信號(hào)。
  • 關(guān)鍵字: 設(shè)計(jì)  ASIC  編碼器  HDB3  

自動(dòng)化產(chǎn)業(yè)升級(jí)帶來工業(yè)全新生命力

  • 半導(dǎo)體科技將自動(dòng)化與智能化帶入了工業(yè)生產(chǎn)在線,讓工業(yè)生產(chǎn)的速度與效率大幅提升。盡管因此搶走不少勞工的飯...
  • 關(guān)鍵字: 自動(dòng)化  ASIC  FPGA  

MC8051 IP核基本結(jié)構(gòu)及原理

  • MC8051是與MCS一5l系列微處理器指令集完全兼容的8位嵌入式微處理器,通過芯核重用技術(shù),可廣泛應(yīng)用在一些面積要 ...
  • 關(guān)鍵字: MC8051  IP核  基本結(jié)構(gòu)  

AMD成立半訂制業(yè)務(wù)部門 搶客制化ASIC市場

  •   美商超微(AMD)宣布正式成立半訂制業(yè)務(wù)部門(Semi-CustomBusinessUnit,SCBU),基于超微在中央處理器、繪圖芯片核心、多媒體等領(lǐng)域龐大的知識(shí)產(chǎn)權(quán)(IP),將針對(duì)客戶需求訂制專屬的特殊應(yīng)用芯片(ASIC)。   AMD已經(jīng)拿下索尼PS4、微軟Xbox720等新款游戲機(jī)ASIC訂單,未來也將搶進(jìn)智能電視及機(jī)頂盒等市場,對(duì)于國內(nèi)設(shè)計(jì)服務(wù)及ASIC廠來說,將帶來不小的競爭壓力。   AMD早在一年多前就已公開討論進(jìn)入ASIC市場的策略理念,SCBU部門在去年底就已經(jīng)組成,而超微現(xiàn)在
  • 關(guān)鍵字: AMD  處理器  ASIC  

QUARTUS II中IP核的調(diào)用方法(圖文詳解)

  • 很多人都說QUARYUSII中的IP核是收費(fèi)的,不可以直接用的,其實(shí)不然,下面我以FIR濾波器的核的使用來給大家介紹IP核 ...
  • 關(guān)鍵字: QUARTUS  II  IP核  調(diào)用方法  

基于多IP核復(fù)用SoC芯片的可靠性研究

  • 1 引言隨著半導(dǎo)體工藝技術(shù)的發(fā)展, 愈來愈復(fù)雜的IP核可集成到單顆芯片上, SoC (片上系統(tǒng))技術(shù)正是在集成電路( IC) 向集成系統(tǒng)( IS)轉(zhuǎn)變的大方向下產(chǎn)生的。采用SoC 技術(shù), 可將微處理器、模擬IP核、數(shù)字IP核和存儲(chǔ)器等集
  • 關(guān)鍵字: SoC  IP核  芯片  可靠性研究    

基于Altera浮點(diǎn)IP核實(shí)現(xiàn)浮點(diǎn)矩陣相乘運(yùn)算的改進(jìn)設(shè)

  • 嵌入式計(jì)算作為新一代計(jì)算系統(tǒng)的高效運(yùn)行方式,應(yīng)用于多個(gè)高性能領(lǐng)域,如陣列信號(hào)處理、核武器模擬、計(jì)算流體動(dòng)力學(xué)等。在這些科學(xué)計(jì)算中,需要大量的浮點(diǎn)矩陣運(yùn)算。而目前已實(shí)現(xiàn)的浮點(diǎn)矩陣運(yùn)算是直接使用VHDL語言編
  • 關(guān)鍵字: Altera  浮點(diǎn)  IP核  點(diǎn)矩陣    
共687條 17/46 |‹ « 15 16 17 18 19 20 21 22 23 24 » ›|

asic ip核介紹

您好,目前還沒有人創(chuàng)建詞條asic ip核!
歡迎您創(chuàng)建該詞條,闡述對(duì)asic ip核的理解,并與今后在此搜索asic ip核的朋友們分享。    創(chuàng)建詞條

asic ip核專欄文章

更多

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473