新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 業(yè)界動態(tài) > 達成最佳效能/成本的服務器ASIC IP與系統(tǒng)整合實現(xiàn)40nm高成本效益制造

達成最佳效能/成本的服務器ASIC IP與系統(tǒng)整合實現(xiàn)40nm高成本效益制造

作者: 時間:2014-08-12 來源:電子產品世界 收藏

  彈性客制化IC設計領導廠商(Flexible Leader™)(Global Unichip Corp.,GUC)與高度創(chuàng)新的fabless Soc – centric IC芯片設計公司, 信驊科技(ASPEED Technology, Inc.)采用業(yè)界第一個以臺積電公司40nm低功耗(Low Power,LP)工藝節(jié)點的3/4 PHY,大幅加速了一遠程管理控制器的系統(tǒng)設計, 此控制器用于服務器及桌面虛擬化。

本文引用地址:http://www.2s4d.com/article/256843.htm

   3/4 PHY為業(yè)界第一個以40nm低功耗制程技術制造,并提供低功耗、高效能與高成本效益的 3/4 PHY IP。提供DDR3/4 PHY與controller完整解決方案,且在臺積電最先進工藝,包括40nm LP、28nm HPM與16nm FF等工藝都有完整的布局。

  在設計與生產過程中,雙方公司的工程師們都面對了產品效能與上市時間的挑戰(zhàn)。在設計端,ASPEED信驊科技的AST2500服務器SoC系列與AST3200桌面 虛擬化SoC必須在成本效益考慮下仍達成世界級的表現(xiàn)。

  成功關鍵就在于透過精準的DDR系統(tǒng)仿真流程與測量校正,即使搭配精簡的封裝基板與PCB電路板, 仍能實現(xiàn)創(chuàng)意電子DDR3/4高速接口IP所能達到的最佳效能。

  創(chuàng)意電子IGADDRS03A DDR3/4 PHY高速接口IP利用multiple oxide 內存I/O設計,達到DDR3與DDR4低功耗和高速運作的要求。此IP支持容易操作的PHY自動訓練模式,能夠縮短第一次系統(tǒng)開機時間并減少資源的耗用。IGADDRS03A能夠與第三方IP和創(chuàng)意電子的DDR3/DDR4 controller輕松地整合。

  ASPEED信驊科技總經理林鴻明表示:「創(chuàng)意電子的提供的IP、工藝節(jié)點與封裝技術,克服了在40nm SoC上所遇到的成本效益的挑戰(zhàn)。透過兩家公司工程團隊在這些領域的專業(yè)能力進而協(xié)同合作就是這個產品得以順利量產的成功關鍵。」

  創(chuàng)意電子總經理賴俊豪表示:「當今服務器芯片市場是高度競爭的。效能曾經是最重要的,但當今的服務器SoC必須在達成效能外仍符合成本效益。要達成ASPEED AST2500與AST3200成功量產這項佳績, 需要真正創(chuàng)新的技術、業(yè)務創(chuàng)意、還有GUC與ASPEED的緊密合作,尤其在40nm制程上更是如此?!?/p>



評論


相關推薦

技術專區(qū)

關閉