新聞中心

EEPW首頁 > 網(wǎng)絡(luò)與存儲(chǔ) > 業(yè)界動(dòng)態(tài) > JEDEC發(fā)布針對(duì)移動(dòng)和AI的LPDDR6

JEDEC發(fā)布針對(duì)移動(dòng)和AI的LPDDR6

作者: 時(shí)間:2025-07-11 來源: 收藏

固態(tài)技術(shù)協(xié)會(huì) ( Solid State Technology Association) 宣布發(fā)布最新的低功耗雙倍數(shù)據(jù)速率 6 () 標(biāo)準(zhǔn) JESD209-6。

JESD209-6 標(biāo)準(zhǔn)將顯著提高一系列應(yīng)用的內(nèi)存速度和效率,包括移動(dòng)設(shè)備和 AI 系統(tǒng)。新標(biāo)準(zhǔn)代表了內(nèi)存技術(shù)的重大進(jìn)步,提供了增強(qiáng)的性能、能效和安全性。

為了實(shí)現(xiàn) AI 應(yīng)用程序和其他高性能工作負(fù)載, 采用雙子通道架構(gòu),允許靈活作,同時(shí)保持 32 字節(jié)的小訪問粒度。此外,LPDDR6 還提供了各種新的關(guān)鍵功能,包括:

  • 每個(gè)晶粒 2 個(gè)子通道,每個(gè)子通道 12 個(gè)數(shù)據(jù)信號(hào)線 (DQ),以優(yōu)化通道性能。

  • 每個(gè)子通道包括 4 個(gè)命令/地址 (CA) 信號(hào),經(jīng)過優(yōu)化,可減少球數(shù)并提高數(shù)據(jù)訪問速度。

  • 靜態(tài)效率模式旨在支持大容量內(nèi)存配置并最大限度地提高存儲(chǔ)區(qū)資源利用率

  • 靈活的數(shù)據(jù)訪問,動(dòng)態(tài)突發(fā)長度控制,支持 32B 和 64B 訪問。

  • 動(dòng)態(tài)寫入 NT-ODT(非目標(biāo)片上匹配)使存儲(chǔ)器能夠根據(jù)工作負(fù)載需求調(diào)整 ODT,從而提高信號(hào)完整性。

為了幫助滿足不斷增長的電源效率需求,與 LPDDR5 相比,LPDDR6 采用具有 VDD2 的較低電壓和低功耗電源運(yùn)行。此外,LPDDR6 需要兩個(gè)用于 VDD2 的電源。其他省電功能包括交替時(shí)鐘命令輸入,以提高性能和效率。動(dòng)態(tài)效率模式在低功耗、低帶寬用例中使用單個(gè)子通道接口,同時(shí)支持部分自刷新和主動(dòng)刷新,從而降低刷新功耗。低功耗動(dòng)態(tài)電壓頻率調(diào)節(jié) (DVFSL) 可在低頻運(yùn)行時(shí)降低 VDD2 電源,以最大限度地降低功耗。

與以前版本的標(biāo)準(zhǔn)相比,安全性和可靠性改進(jìn)包括:

  • 每行激活計(jì)數(shù) (PRAC) 以支持 DRAM 數(shù)據(jù)完整性。

  • Carve-out Meta 模式旨在通過為關(guān)鍵任務(wù)分配特定的內(nèi)存區(qū)域來提高整體系統(tǒng)可靠性。

  • 支持可編程鏈路保護(hù)方案和片上糾錯(cuò)碼 (ECC)。

  • 能夠支持命令/地址 (CA) 奇偶校驗(yàn)、錯(cuò)誤清理和內(nèi)存內(nèi)置自檢 (MBIST),以增強(qiáng)錯(cuò)誤檢測(cè)和系統(tǒng)可靠性。

“LPDDR6 是 JC-42.6 低功耗存儲(chǔ)器小組委員會(huì)成員多年努力的結(jié)晶,” 董事會(huì)主席 Mian Quddus 說。LPDDR6 在能效、強(qiáng)大的安全選項(xiàng)和高性能之間取得平衡,是下一代移動(dòng)設(shè)備、AI 和相關(guān)應(yīng)用在注重功耗的高性能世界中蓬勃發(fā)展的理想選擇。



關(guān)鍵詞: JEDEC LPDDR6

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉