首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> fsp:fpga-pcb

fsp:fpga-pcb 文章 最新資訊

射頻集成電路的設計難點分析

  • 射頻集成電路的設計難點分析-如果RF電路的地線處理不當,可能產(chǎn)生一些奇怪的現(xiàn)象。對于數(shù)字電路設計,即使沒有地線層,大多數(shù)數(shù)字電路功能也表現(xiàn)良好。而在RF頻段,即使一根很短的地線也會如電感器一樣作用。
  • 關鍵字: RF電路  PCB  

PCB元件布局原則與實用小技巧

  • PCB元件布局原則與實用小技巧-在電子設計中,項目原理圖設計完成編譯通過之后,就需要進行PCB的設計。PCB設計首先在確定了板形尺寸,疊層設計,整體的分區(qū)構想之后,就需要進行設計的第一步:元件布局。
  • 關鍵字: PCB  元件布局  EMC  

高速PCB布線的四大技巧和要領

  • 高速PCB布線的四大技巧和要領-在高速PCB的設計過程中,布線是技巧最細、限定最高的,工程師在這個過程中往往會面臨各種問題。本文將首先對PCB做一個基礎的介紹,同時對布線的原則做一個簡單講解,最后還會帶來非常實用的四個PCB布線的技巧和要領。
  • 關鍵字: PCB布線  pcb  數(shù)字電路  

【技巧分享】PCB電路板散熱設計技巧

  • 【技巧分享】PCB電路板散熱設計技巧-設備過熱會導致器件失效,電子設備的可靠性能就會下降,故PCB電路板的散熱是一個非常重要的環(huán)節(jié),那么PCB電路板散熱技巧是怎樣的,下面我們一起來討論下。
  • 關鍵字: pcb  

通過FPGA智能調試工具縮短驗證時間

  • 通過FPGA智能調試工具縮短驗證時間-設計人員選擇具有優(yōu)秀調試能力的FPGA器件,可以縮短開發(fā)周期并降低成本,同時顯著加快上市速度。
  • 關鍵字: FPGA  邏輯分析儀  

干貨!匯總電路開發(fā)設計使用的軟件

  • 干貨!匯總電路開發(fā)設計使用的軟件-電路開發(fā)設計需要學習的軟件有哪些?電路設計軟件指的是電路圖繪制、優(yōu)化、測試、仿真類軟件。在國內,開發(fā)使用做多的電路設計軟件如下:protel,powerpcb,Allegro,orcad,cam350等等,這些電路設計軟件包含電原理圖繪制、印制電路板設計、數(shù)字電路仿真、可編程邏輯器件設計等功能,可以幫助大家更好的開發(fā)和學習。
  • 關鍵字: PCB  電路開發(fā)  Allegro  EWB  

基于FPGA的虛擬現(xiàn)實定位系統(tǒng)

  • 基于FPGA的虛擬現(xiàn)實定位系統(tǒng)-虛擬現(xiàn)實技術是目前計算機信息科學中的前沿學科,文中設計了一種以FPGA 為核心的數(shù)據(jù)采集處理系統(tǒng).利用HMC5883L和ADXL345對虛擬場景中物體的方位和朝向進行確定并通過以太網(wǎng)給虛擬場景主機發(fā)送數(shù)據(jù).整個系統(tǒng)以 FPGA作為主控制器,配以傳感器數(shù)據(jù)采集,內部FIFO存儲,以太網(wǎng)高速傳輸,從而把定位系統(tǒng)參數(shù)實時傳送到上位機中,具有傳輸速度快.實時性等優(yōu)點,實現(xiàn)了虛擬現(xiàn)實高精度定位的功能.
  • 關鍵字: FPGA  虛擬現(xiàn)實  

電路設計常見的八個誤區(qū)

  • 電路設計常見的八個誤區(qū)-電路設計常見的八個誤區(qū):現(xiàn)象一:這板子的PCB設計要求不高,就用細一點的線,自動布吧;現(xiàn)象二:這些總線信號都用電阻拉一下,感覺放心些;現(xiàn)象三:CPU和FPGA的這些不用的I/O口怎么處理呢?先讓它空著吧,以后再說。
  • 關鍵字: 電路設計  PCB  fpga  

FPGA實戰(zhàn)開發(fā)技巧(6)

  • FPGA實戰(zhàn)開發(fā)技巧(6)-時序性能是FPGA 設計最重要的指標之一。造成時序性能差的根本原因有很多,但其直接原因可分為三類:布局較差、邏輯級數(shù)過多以及信號扇出過高。
  • 關鍵字: FPGA  時序性能  

FPGA實戰(zhàn)開發(fā)技巧(7)

  • FPGA實戰(zhàn)開發(fā)技巧(7)-通常我們會為工程添加UCF 約束指定時序要求和管腳約束。但是UCF 約束是給MAP,PAR 等實現(xiàn)使用的,綜合工具XST 并不能感知系統(tǒng)的時序要求。而為XST 添加XCF 約束卻是使實現(xiàn)結果擁有最高頻率的關鍵。
  • 關鍵字: FPGA  XCF  UCF  

利用FPGA的自身特性實現(xiàn)隨機數(shù)發(fā)生器

  • 利用FPGA的自身特性實現(xiàn)隨機數(shù)發(fā)生器-本文主要介紹利用FPGA的自身的特性實現(xiàn)隨機數(shù)發(fā)生器,在Virtex-II Pro開發(fā)板上用ChipScope觀察隨機數(shù)序列,以及在PCIe4Base(基于Virtex-4 FPGA)上實現(xiàn)。
  • 關鍵字: fpga  

談談如何利用FPGA開發(fā)板進行ASIC原型開發(fā)

  • 談談如何利用FPGA開發(fā)板進行ASIC原型開發(fā)-ASIC設計在尺寸和復雜性上不斷增加,現(xiàn)代FPGA的容量和性能的新進展意味著這些設計中的2/3能夠使用單個FPGA進行建模。
  • 關鍵字: FPGA  ASIC  

FPGA實戰(zhàn)開發(fā)技巧(5)

  • FPGA實戰(zhàn)開發(fā)技巧(5)-一般來講,添加約束的原則為先附加全局約束,再補充局部約束,而且局部約束比較寬松。其目的是在可能的地方盡量放松約束,提高布線成功概率,減少ISE 布局布線時間。典型的全局約束包括周期約束和偏移約束。
  • 關鍵字: FPGA  周期約束  

FPGA實戰(zhàn)開發(fā)技巧(4)

  • FPGA實戰(zhàn)開發(fā)技巧(4)-在代碼編寫完畢后,需要借助于測試平臺來驗證所設計的模塊是否滿足要求。ISE 提供了兩種測試平臺的建立方法,一種是使用HDL Bencher 的圖形化波形編輯功能編寫,另一種就是利用HDL 語言,相對于前者使用簡單、功能強大。
  • 關鍵字: FPGA  ISE  

FPGA實戰(zhàn)開發(fā)技巧(3)

  • FPGA實戰(zhàn)開發(fā)技巧(3)-所謂綜合,就是將HDL語言、原理圖等設計輸入翻譯成由與、或、非門和RAM、觸發(fā)器等基本邏輯單元的邏輯連接( 網(wǎng)表),并根據(jù)目標和要求( 約束條件) 優(yōu)化所生成的邏輯連接,生成EDF 文件。XST 內嵌在ISE 3 以后的版本中,并且在不斷完善。
  • 關鍵字: FPGA  賽靈思  
共8411條 80/561 |‹ « 78 79 80 81 82 83 84 85 86 87 » ›|

fsp:fpga-pcb介紹

您好,目前還沒有人創(chuàng)建詞條fsp:fpga-pcb!
歡迎您創(chuàng)建該詞條,闡述對fsp:fpga-pcb的理解,并與今后在此搜索fsp:fpga-pcb的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473