- 隨著紅外焦平面陣列技術(shù)的快速發(fā)展,紅外成像系統(tǒng)實現(xiàn)了高幀頻、高分辨率、高可靠性及微型化,在目標跟蹤、智能交通監(jiān)控中得到了越來越多的應(yīng)用,并向更加廣泛的軍事及民用領(lǐng)域擴展。
- 關(guān)鍵字:
DSP FPGA ASIC
- 引言 在高速源同步應(yīng)用中,時鐘數(shù)據(jù)恢復是基本的方法。最普遍的時鐘恢復方法是利用數(shù)字時鐘模塊(DCM、)產(chǎn)生的多相位時鐘對輸入的數(shù)據(jù)進行過采樣。但是由于DCM的固有抖動,在頻率很高時,利用DCM作為一種數(shù)據(jù)恢復的
- 關(guān)鍵字:
SoftSerdes FPGA
- 1 引言
大多數(shù)非FPGA類型的、高密度IC(如CPU)對去耦電容都有非常明確的要求。由于這些器件僅為執(zhí)行特定的任務(wù)而設(shè)計,所以其電源電流需求是固定的,僅在一定范圍內(nèi)有所波動。 然而,F(xiàn)PGA不具備這種
- 關(guān)鍵字:
FPGA 分析
- 借助物理綜合提高FPGA設(shè)計效能,隨著FPGA密度的增加,系統(tǒng)設(shè)計人員能夠開發(fā)規(guī)模更大、更復雜的設(shè)計,從而將密度優(yōu)勢發(fā)揮到最大。這些大規(guī)模設(shè)計基于這樣的設(shè)計需求――需要在無線通道卡或者線路卡等現(xiàn)有應(yīng)用中加入新功能,或者通過把兩種芯片功能合
- 關(guān)鍵字:
設(shè)計 效能 FPGA 提高 物理 綜合 借助
- 隨著電力電子技術(shù)的迅猛發(fā)展,電力系統(tǒng)中非線性負荷大量增加,各種非線性和時變性電子裝置如逆變器、整流器及各種開關(guān)電源的應(yīng)用越來越廣泛,由此帶來的諧波和無功問題日益嚴重。采用電力濾波裝置就近吸收非線性
- 關(guān)鍵字:
濾波器 研究 電力 有源 DSP 基于
-
1 引 言由于雷達所處的環(huán)境的復雜性,除了地物、云雨、鳥群等干擾外,還可能來自臨近的雷達異步干擾、電臺干擾等。所有的干擾,經(jīng)過接收機進入信號處理機,雖然經(jīng)過了中頻信號的處理,但還可能有殘余。因
- 關(guān)鍵字:
FPGA 雷達視頻 積累 算法
- 0引言傳統(tǒng)氣體壓力測量儀器的傳感器部分與數(shù)據(jù)采集系統(tǒng)是分離的,抗干擾的能力較差,并且通常被測對...
- 關(guān)鍵字:
FPGA 智能壓力傳感器系統(tǒng)
- 摘要:溫度的監(jiān)測與控制,對于工業(yè)生產(chǎn)的發(fā)展有著非常重要的意義。分析并設(shè)計了基于數(shù)字化一線總線技術(shù)的智能溫度測控系統(tǒng)。本系統(tǒng)采用FPGA實現(xiàn)一個溫度采集控制器,用于傳感器和上位機的連接,并采用微軟公司的Visu
- 關(guān)鍵字:
一線總線 異步通訊 FPGA MSCOMM
- 摘 要 介紹了采用FPGA和DSP直接控制硬盤進行數(shù)據(jù)存儲的方法,并采用一片F(xiàn)IFO作為數(shù)據(jù)緩存,能夠滿足80Khz數(shù)據(jù)采樣率系統(tǒng)的存盤要求。 關(guān)鍵詞 FPGA;DSP;硬盤;數(shù)據(jù)存儲 1 引言 數(shù)據(jù)存儲是數(shù)據(jù)采集過程中
- 關(guān)鍵字:
FPGA DSP 直接控制 硬盤
- DSP和小波變換在配電網(wǎng)接地選線中的應(yīng)用, 摘要:本文應(yīng)用小波包良好的頻域分頻特性,以適當頻率帶寬對配電網(wǎng)發(fā)生單相接地故障后暫態(tài)電氣量進行分解,得到其在不同頻段下的輸出。對于中性點接地方式不同的配電網(wǎng),按照能量的觀點,選擇不同的頻段,利用波形
- 關(guān)鍵字:
接地 應(yīng)用 電網(wǎng) 變換 小波 DSP
- 隨著系統(tǒng)級芯片技術(shù)的出現(xiàn),設(shè)計規(guī)模正變得越來越大,因而變得非常復雜,同時上市時間也變得更加苛刻。通常RTL已經(jīng)不足以擔當這一新的角色。上述這些因素正驅(qū)使設(shè)計師開發(fā)新的方法學,用于復雜IP(硬件和軟件)以及復雜
- 關(guān)鍵字:
SystemC FPGA TLM IP開發(fā)
- 在DSP處理器上并行實現(xiàn)ATR算法, 自動目標識別(ATR)算法通常包括自動地對目標進行檢測、跟蹤、識別和選擇攻擊點等算法。戰(zhàn)場環(huán)境的復雜性和目標類型的不斷增長使ATR算法的運算量越來越大,因此ATR算法對微處理器的處理能力提出了更高的要求。由于
- 關(guān)鍵字:
ATR 算法 實現(xiàn) 并行 處理器 DSP
- 為解決單片F(xiàn)PGA無法滿足復雜SoC原型驗證所需邏輯資源的問題,設(shè)計了一種可層疊組合式超大規(guī)模SoC驗證系統(tǒng)。該系統(tǒng)采用了模塊化設(shè)計,通過互補連接器和JTAG控制電路,支持最多5個原型模塊的層疊組合,最多可提供2 500萬門邏輯資源。經(jīng)本系統(tǒng)驗證的地面數(shù)字電視多媒體廣播基帶調(diào)制芯片(BHDTMBT1006)已成功流片。
- 關(guān)鍵字:
FPGA SoC 層疊 組合式
- 如何實現(xiàn)高性能的DSP處理, 應(yīng)用開發(fā)通常開始于在個人電腦或工作站編寫的C原型代碼,然后將代碼移植到嵌入式處理器中,并加以優(yōu)化。本系列文章則將這種層面的優(yōu)化在系統(tǒng)級擴展到包括以下三方面的技術(shù):內(nèi)存管理,DMA管理,系統(tǒng)中斷管理。這些
- 關(guān)鍵字:
處理 DSP 高性能 實現(xiàn) 如何
- 基于DSP和DDS的三維感應(yīng)測井高頻信號源實現(xiàn), 引言 高頻信號源設(shè)計是三維感應(yīng)測井的重要組成部分。三維感應(yīng)測井的原理是利用激勵信號源通過三個正交的發(fā)射線圈向外發(fā)射高頻信號,再通過多組三個正交的接收線圈,得到多組磁場分量,從而準確測量地層各向異性
- 關(guān)鍵字:
高頻 信號源 實現(xiàn) 測井 感應(yīng) DSP DDS 三維 基于
fpga+dsp介紹
您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
歡迎您創(chuàng)建該詞條,闡述對fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。
創(chuàng)建詞條