首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> fpga+dsp

fpga+dsp 文章 最新資訊

基于CPCI總線多DSP系統(tǒng)的高速主機接口設計

  • 基于CPCI總線多DSP系統(tǒng)的高速主機接口設計,在現(xiàn)代通信、雷達和聲納系統(tǒng)中,隨著實時處理要求的不斷提高,對數(shù)字信號處理系統(tǒng)也提出了更高的要求。板載多片高性能的DSP芯片,配合大容量的SDRAM,可以很好地滿足上述要求,并且已經(jīng)成為了數(shù)字信號處理系統(tǒng)發(fā)展的
  • 關鍵字: 主機  接口  設計  高速  系統(tǒng)  CPCI  總線  DSP  基于  

基于DSP和CPLD的液晶模塊的設計

  • 引言
    DSP芯片具有高速的信息處理能力、較好的系統(tǒng)支持、硬件配置強等優(yōu)良技術(shù)和較低的價格特性。嵌入式系統(tǒng)的實時性好、占用資源少、功能強、可靠性高、模塊化結(jié)構(gòu)、便于移植和定制的特點?;?DSP平臺的嵌入式系統(tǒng)
  • 關鍵字: 模塊  設計  液晶  CPLD  DSP  基于  

ADI 推出Blackfin 處理器 BF50x 系列

  •   ADI最新推出Blackfin(R)系列匯聚式數(shù)字信號和控制處理應用新成員-- BF50x 系列。與集成 ADC 和閃存的相近價格競爭性處理器相比,BF50x 性能提高超過100%,使得設計工程師能獲得極大的信號轉(zhuǎn)換和運算精度優(yōu)勢,并采用了高級電源控制技術(shù)來在工業(yè)應用中獲得更高的能效。ADI 還針對 Blackfin BF50x 系列新推出了低成本的(199美元) EZ-KIT Lite(R)估平臺 ,為處理器評估提供了經(jīng)濟實惠的選擇。Blackfin BF50x 即日起可向用戶提供樣片。   Bl
  • 關鍵字: ADI  Blackfin  DSP  

基于DSP的雙頻超聲波流量計硬件電路設計

  • 1 引 言

      超聲就是指

  • 關鍵字: DSP  超聲波  

德州儀器業(yè)界最低功耗16位 DSP 平臺再添新成員

  •   日前,德州儀器 (TI) 宣布旗下業(yè)界最低功耗 16 位數(shù)字信號處理器 (DSP) 平臺 C5000 新增兩款器件:TMS320C5514 與 TMS320C5515。此外,為幫助客戶快速啟動設計工作,TI 還宣布同步推出兩款評估解決方案,包括功能齊全的 TMDXEVM5515 評估板與全新低成本 TMDX5515EZDSP。   這兩款最新低功耗 TMS320C55x DSP 不但可將性能提升 20% 至 120 MHz,而且還可提高集成度,簡化系統(tǒng)級開發(fā),從而使客戶能夠在語音、音頻與便攜式通信應
  • 關鍵字: TI  DSP  TMS320C5514  TMS320C5515  

采用模糊邏輯設計基于DSP發(fā)動機控制器

  • 越來越多企業(yè)開始使用變速驅(qū)動發(fā)動機來減少能源的消耗。這需要通過從微分(PID)控制器轉(zhuǎn)向基于模糊邏輯算法的系統(tǒng)來簡化設計,縮短開發(fā)時間,并消除復雜的數(shù)學公式。   但是,這對發(fā)動機提出了新的挑戰(zhàn)。當使用傳統(tǒng)
  • 關鍵字: DSP  模糊  邏輯設計  發(fā)動機控制器    

對基于FPGA的高斯白噪聲發(fā)生器的研究與設計

  • 0引言現(xiàn)代通訊電子設備的抗干擾測試已經(jīng)成為必須的測試項目,主要的干擾類型為噪聲干擾。在通信信...
  • 關鍵字: FPGA  高斯白噪聲發(fā)生器  

安富利X-Fest研討會為分銷商推廣樹立榜樣

  •   2010年1月12日,安富利電子元件 (Avnet Electronics Marketing) 與賽靈思公司(Xilinx, Inc.)攜手舉辦X-Fest 2010系列研討會于北京拉開亞洲活動的帷幕。這次X-Fest技術(shù)研討會在全球37個城市舉辦,其中包括亞洲地區(qū)的11個城市,預計到場人數(shù)是全球不同領域里最多的。本次北京的會議計劃吸引300名工程師,實際到場人數(shù)接近600人,足見X-Fest的吸引力。   為期一天的研討會為FPGA、DSP和嵌入式系統(tǒng)設計人員提供實用的技能培訓,它將提供多種時長
  • 關鍵字: 安富利  電子元件  FPGA  DSP  

賽靈思開始發(fā)貨行業(yè)最大且性能最高FPGA

  •   賽靈思今天宣布第一批Virtex®-6 LX760系列FPGA已經(jīng)開始發(fā)貨上市。隨著這款擁有即時設計工具支持的行業(yè)最大容量FPGA的上市,那些需要單純大容量邏輯和行業(yè)領先I/O性能的賽靈思客戶,將能夠利用賽靈思ISE® 設計套件11.4版本立即開始進行項目設計開發(fā)。   Synopsys公司副總裁和Synplicity業(yè)務部門總經(jīng)理Gary Meyers表示:“Virtex-6 LX760 器件所提供的邏輯密度比前一代最大的Virtex-5 器件高出2.5倍以上,因此,隨
  • 關鍵字: 賽靈思  Virtexk  FPGA  

C64x+ DSP高速緩存一致性分析與維護

  • 高速緩存(CACHE)作為內(nèi)核和低速存儲器之間的橋梁,基于代碼和數(shù)據(jù)的時間和空間相關性,以塊為單位由硬件控制器自動加載內(nèi)核所需要的代碼和數(shù)據(jù)。如果所有程序和數(shù)據(jù)的存取都由內(nèi)核完成,基于CACHE的運行機制,內(nèi)核始終能夠得到存儲器中最新的數(shù)據(jù)。但是當有其它可以更改存儲器內(nèi)容的部件存在時,例如不需要內(nèi)核干預的直接數(shù)據(jù)存?。―MA)引擎,就可能出現(xiàn)由于CACHE的存在而導致內(nèi)核或者DMA不能夠得到最新數(shù)據(jù)的現(xiàn)象,也就是CACHE一致性的問題。
  • 關鍵字: 維護  一致性分析  高速  DSP  C64x  

傳40nm制程代工廠良率普遍低于70%

  •   據(jù)業(yè)者透露,包括臺積電在內(nèi)的各家芯片生產(chǎn)公司目前的40nm制程良率均無法突破70%大關。這種局面恐將對下一代顯卡和FPGA芯片等產(chǎn)品的市場供貨造成一 定的影響。臺積電不久前在股東會上曾透露40nm制程產(chǎn)線遭遇工藝腔匹配問題,由此造成40nm產(chǎn)品良率不佳,不過目前他們?nèi)ツ甑姿坪跻呀?jīng)解決了這個問 題。   另外,聯(lián)電目前也正在其12英寸廠房中實施40nm制程芯片的量產(chǎn)。據(jù)業(yè)內(nèi)人士透露,目前提供40nm制程FPGA芯片代工服務的Xilinx公司也出于保險起見開始推行多品種經(jīng)營策略,以免受到40nm制程良率
  • 關鍵字: 臺積電  40nm  FPGA  

基于獨立DSP平臺的實時衛(wèi)星導航接收機的設計

  • 基于獨立DSP平臺的實時衛(wèi)星導航接收機的設計, 目前,衛(wèi)星定位系統(tǒng)的應用越來越廣泛,中國、歐盟和日本等國都在積極發(fā)展自己獨立的衛(wèi)星定位系統(tǒng)。自1980年第一臺商品GPS信號接收機問世以來,GPS信號接收機不斷更新?lián)Q代,目前的衛(wèi)星導航接收機主要由專用集
  • 關鍵字: 導航  接收機  設計  衛(wèi)星  實時  獨立  DSP  平臺  基于  

基于FPGA的磁浮軸承控制系統(tǒng)的設計與研究

  • 0引言磁浮軸承(MagneticBearing)是以磁性力完全非接觸式支持旋轉(zhuǎn)體的軸承,其廣義上的定義是可支...
  • 關鍵字: FPGA  磁浮軸承控制系統(tǒng)  

基于DSP的光纖高溫測量儀的軟件設計

  •  1 引言  溫度是表征物體冷熱程度的物理量,是工業(yè)生產(chǎn)過程中測控的重要參數(shù),溫度過高或過低都會對產(chǎn)品的質(zhì)量造成影響,甚至使產(chǎn)品報廢、設備損壞。因此,溫度的測量和控制具有十分重要的作用[1],在冶金、化工等
  • 關鍵字: DSP  光纖  高溫測量儀  軟件設計    

Altium為Altium Designer新增Spartan-6 FPGA 支持

  •   Altium 繼續(xù)為電子產(chǎn)品設計人員擴大器件選項。目前,最新版 Altium Designer 可提供 Xilinx Spartan®-6 器件系列的全面支持。   電子設計人員可針對首選 的FPGA(目前,Altium Designer 可支持 60 多款 FPGA產(chǎn)品),或各種備選解決方案,采用 Altium Designer 對其性能、功耗以及其它設計參數(shù)進行比較。進而獲得高度的設計靈活性,不必再為必須選擇多個廠商的開發(fā)軟件而困擾。電子產(chǎn)品設計人員在開發(fā)過程中,無需大量軟硬件的重復設計
  • 關鍵字: Altium  Spartan  FPGA   
共9912條 475/661 |‹ « 473 474 475 476 477 478 479 480 481 482 » ›|

fpga+dsp介紹

您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
歡迎您創(chuàng)建該詞條,闡述對fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473