首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> fpga+dsp

fpga+dsp 文章 最新資訊

基于FPGA的簡易數(shù)字存儲示波器設計

  • 0 引言
    高速數(shù)字化采集技術和FPGA技術的發(fā)展已經(jīng)對傳統(tǒng)測試儀器產(chǎn)生了深刻的影響。數(shù)字存儲示波器(DS0)是模擬示波器技術、數(shù)字化測量技術、計算機技術的綜合產(chǎn)物,他主要以微處理器、數(shù)字存儲器、A/D轉換器和D
  • 關鍵字: FPGA  數(shù)字存儲示  波器設計    

基于FPGA的作戰(zhàn)系統(tǒng)時統(tǒng)設計

  • O 引言
    作戰(zhàn)系統(tǒng)時間的統(tǒng)一同步(時統(tǒng))的重要性越來越得到重視,只有保證整個系統(tǒng)處在同一時間的基準上,才能實現(xiàn)真正意義上的以網(wǎng)絡為中心的信息戰(zhàn)、以精確制導武器系統(tǒng)對抗和以協(xié)同作戰(zhàn)方式為主的現(xiàn)代化戰(zhàn)爭。
  • 關鍵字: FPGA  系統(tǒng)    

基于TMS32OF2812 DSP的雙足機器人樣機設計

  • 基于TMS32OF2812 DSP的雙足機器人樣機設計,0 引言
    雙足機器人樣機是研究雙足行走的實驗對象,為了研究的順利進行,必須對機器人的自由度、驅動方式、重量、高度等進行合適的配置;這就需要自由度的分配簡單合理、驅動方案可靠易用以及機械結構輕便結實。
  • 關鍵字: 樣機  設計  機器人  雙足  TMS32OF2812  DSP  基于  DSP  舵機  傳感器  雙足步行  

基于DSP的運動控制器的開發(fā)

  • 基于DSP的運動控制器的開發(fā), 運動控制器是一種用于多種運動控制場合的上位控制單元,通常采用專業(yè)運動控制芯片或高速DSP來控制步進電機或伺服電機。運動控制器與PC機構成主從結構。PC機負責人機交互界面的管理和控制系統(tǒng)的實時監(jiān)控工作;控制
  • 關鍵字: 開發(fā)  控制器  運動  DSP  基于  光學工程,運動控制器,DSP,CPLD  

直擴OQPSK系統(tǒng)載波跟蹤的設計及FPGA實現(xiàn)

  • 0引言載波同步是無線通信系統(tǒng)中一個重要的實際問題,是基帶信號處理的關鍵技術。導致載波頻率及相...
  • 關鍵字: FPGA  基帶信號處理  OQPSK  載波跟蹤  

BF51x樹立數(shù)字信號處理器性價比新標桿

  •   傳統(tǒng)基于微控制器的嵌入式應用常常面臨新的挑戰(zhàn),一方面控制器的信息處理能力有限,難以滿足大量數(shù)據(jù)運算任務的需求,增加DSP協(xié)處理器成為很多方案的不得已選擇。而另一方面,盡管當前DSP處理器通常都具有很強的數(shù)據(jù)處理能力,然而系統(tǒng)必要的控制功能是DSP所不擅長的。越來越多的系統(tǒng)面臨需要應對多媒體數(shù)據(jù)處理、大量數(shù)據(jù)運算、通信協(xié)議處理以及系統(tǒng)控制任務,正是這樣的現(xiàn)實促進了融合DSP和微控制器特性于一身的匯聚式處理器的應用持續(xù)走俏。   ADI公司推出的Blackfin匯聚式處理器是一類新型16~32位嵌入式處
  • 關鍵字: ADI  DSP  Blackfin  

基于FPGA的智能誤碼測試儀

  • 實際工作中,常常需要誤碼儀能測試多種信道。但是目前市面上所銷售的誤碼儀大多只能測試電信部門的標準通信信道,低速以一、二次群為主,高速可達SDH信道速率;且價格昂貴、體積偏大,不能用于測試實際工作中大量
  • 關鍵字: FPGA  智能誤碼  測試儀    

基于DSP與FPGA的光柵地震檢波器的信號處理

  • 基于DSP與FPGA的光柵地震檢波器的信號處理,0 引 言
    在石油地震勘探中,地震儀通過地震檢波器采集信號。地震檢波器是為了接收和記錄地震波而設計的一種精密的機械、電子組合裝置,是地震勘探數(shù)據(jù)采集中的重要環(huán)節(jié),其性能好壞直接影響地震記錄質量和地震
  • 關鍵字: 地震  信號處理  光柵  FPGA  DSP  基于  

采用StratixIVGTFPGA實現(xiàn)100G光傳送網(wǎng)

  • 供應商、企業(yè)以及服務提供商認為100G系統(tǒng)最終會在市場上得到真正實施。推動其實施的主要力量是用戶持續(xù)...
  • 關鍵字: StratixIVGTFPGA  FPGA  100G  光傳送網(wǎng)  

基于ASIC+FPGA的IPv6路由器PoS接口設計

  •   IP over SDH(PoS)技術是通過SDH提供的高速傳輸通道直接傳送IP分組,它位于數(shù)據(jù)傳輸骨干網(wǎng),使用點到點協(xié)議PPP將IP數(shù)據(jù)包映射到SDH幀上,按各次群相應的線速率進行連續(xù)傳輸,其網(wǎng)絡主要由大容量的高端路由器經(jīng)由高速光
  • 關鍵字: ASIC  FPGA  IPv6  PoS    

在FPGA上對OC8051IP核的修改與測試

  • 引 言
    20世紀80年代初,Intel公司推出了MCS-51單片機,隨后Intel以專利轉讓的形式把8051內(nèi)核發(fā)布給許多半導體廠家,從而出現(xiàn)了許多與MCS-51系統(tǒng)兼容的產(chǎn)品。這些產(chǎn)品與MCS-51的系統(tǒng)結構相同,采用CMOS工藝,因
  • 關鍵字: FPGA  8051  OC  IP    

DSP平臺的USB接口設計

  • DSP平臺的USB接口設計,引言
    USB接口(Universal Serial Bus)是一種通用的高速串行接口。它最主要的特點是它的高速傳輸特性。USB1.1理論速度極限可以達到12Mb/s,USB2.0可達到 480Mb/s。這樣,它可以很好解決大數(shù)據(jù)量的數(shù)據(jù)在嵌
  • 關鍵字: 設計  接口  USB  平臺  DSP  

FPGA與ADSP TS201的總線接口設計方案

  • 在雷達信號處理、數(shù)字圖像處理等領域中,信號處理的實時性至關重要。由于FPGA芯片在大數(shù)據(jù)量的底層算法處...
  • 關鍵字: FPGA  ADSP  TS201  總線接口  設計  

基于CycloneII系列FPGA的DDFS信號源實現(xiàn)

  • 0 引言
    在電子信息領域,函數(shù)發(fā)生器(信號源)是通用的設備。近年來電子信息技術的飛速發(fā)展,使得各領域對信號源的要求在不斷提高。不但要求其頻率穩(wěn)定度和準確度高,要求頻率改變的方便性,而且還要求可以產(chǎn)生
  • 關鍵字: CycloneII  FPGA  DDFS  信號源    

直擴OQPSK系統(tǒng)載波跟蹤的 設計及FPGA實現(xiàn)

  • 0 引言
    載波同步是無線通信系統(tǒng)中一個重要的實際問題,是基帶信號處理的關鍵技術。導致載波頻率及相位不確定性的主要因素有:一是頻率源的漂移會引起載波頻率的漂移;二是電波傳輸?shù)臅r延會產(chǎn)生載波相位的偏移;
  • 關鍵字: OQPSK  FPGA  系統(tǒng)  載波    
共9912條 481/661 |‹ « 479 480 481 482 483 484 485 486 487 488 » ›|

fpga+dsp介紹

您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
歡迎您創(chuàng)建該詞條,闡述對fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473