首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> asic ip核

五大優(yōu)勢(shì)凸顯 可編程邏輯或?qū)⒊尸F(xiàn)快速增長(zhǎng)

  • 五大優(yōu)勢(shì)凸顯 可編程邏輯或?qū)⒊尸F(xiàn)快速增長(zhǎng)-可編程邏輯器件的兩種類型是現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)和復(fù)雜可編程邏輯器件(CPLD)。在這兩類可編程邏輯器件中,F(xiàn)PGA是在PAL、GAL、EPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。
  • 關(guān)鍵字: ASIC  FPGA  CPLD  半導(dǎo)體芯片  

談?wù)勅绾卫肍PGA開(kāi)發(fā)板進(jìn)行ASIC原型開(kāi)發(fā)

  • 談?wù)勅绾卫肍PGA開(kāi)發(fā)板進(jìn)行ASIC原型開(kāi)發(fā)-ASIC設(shè)計(jì)在尺寸和復(fù)雜性上不斷增加,現(xiàn)代FPGA的容量和性能的新進(jìn)展意味著這些設(shè)計(jì)中的2/3能夠使用單個(gè)FPGA進(jìn)行建模。
  • 關(guān)鍵字: FPGA  ASIC  

FPGA實(shí)戰(zhàn)開(kāi)發(fā)技巧(13)

  • FPGA實(shí)戰(zhàn)開(kāi)發(fā)技巧(13)-基于IP的設(shè)計(jì)已成為目前FPGA設(shè)計(jì)的主流方法之一,本章首先給出IP的定義,然后以FFT IP核為例,介紹賽靈思IP核的應(yīng)用。
  • 關(guān)鍵字: FPGA  賽靈思  IP核  

什么是FPGA,ASIC,如何設(shè)計(jì)一個(gè)適用于它們的供電系統(tǒng)

  • 什么是FPGA,ASIC,如何設(shè)計(jì)一個(gè)適用于它們的供電系統(tǒng)-目前,在集成電路界ASIC被認(rèn)為是一種為專門(mén)目的而設(shè)計(jì)的集成電路。是指應(yīng)特定用戶要求和特定電子系統(tǒng)的需要而設(shè)計(jì)、制造的集成電路。ASIC的特點(diǎn)是面向特定用戶的需求,ASIC在批量生產(chǎn)時(shí)與通用集成電路相比具有體積更小、功耗更低、可靠性提高、性能提高、保密性增強(qiáng)、成本降低等優(yōu)點(diǎn)
  • 關(guān)鍵字: fpga  asic  電源  

BaySand(倍賽達(dá))讓客戶通過(guò) Arm DesignStart計(jì)劃使基于Arm定制ASIC更加易于實(shí)現(xiàn)

  •   作為可配置標(biāo)準(zhǔn)單元ASIC解決方案佼佼者,BaySand, Inc.(倍賽達(dá))宣布:公司現(xiàn)在可提供采用Arm? Cortex?-M0和Cortex-M3處理器定制系統(tǒng)級(jí)芯片(SoC)的設(shè)計(jì)服務(wù),并可通過(guò)Arm DesignStart?計(jì)劃而無(wú)需預(yù)先支付處理器授權(quán)費(fèi)用?! ≡荚O(shè)備制造商(Original Equipment Manufacturers)正越來(lái)越多地采用定制的系統(tǒng)級(jí)芯片(SoC,System-on-Chip),以創(chuàng)造更加小巧、更低成本、更
  • 關(guān)鍵字: BaySand  ASIC  

DARPA:人工智能需要ASIC芯片 我們正在努力

  •   上周三,美國(guó)國(guó)防部高級(jí)研究計(jì)劃局(DARPA)宣布,為了幫助人工智能技術(shù)獲得長(zhǎng)足發(fā)展,他們即將開(kāi)展兩項(xiàng)新項(xiàng)目,開(kāi)發(fā)新一代計(jì)算機(jī)芯片。DARPA相信,開(kāi)發(fā)專門(mén)應(yīng)用于人工智能領(lǐng)域的特制芯片將推動(dòng)該領(lǐng)域的不斷發(fā)展。   特制芯片   50年來(lái),摩爾定律作為一項(xiàng)基本原理,一直推動(dòng)著計(jì)算機(jī)芯片微處理器的發(fā)展。 20世紀(jì)60年代,英特爾聯(lián)合創(chuàng)始人Gordon Moore在經(jīng)過(guò)一系列的觀察后,得出了一個(gè)推測(cè),他推測(cè)集成電路上晶體管的數(shù)量,約每隔18-24個(gè)月便會(huì)增加一倍,微芯片的性能也會(huì)得到有效的提升。但現(xiàn)在的
  • 關(guān)鍵字: 人工智能  ASIC  

ASIC廠商大戰(zhàn)AI芯片市場(chǎng),這家公司可能成為最大黑馬?

  •   人工智能(AI)現(xiàn)在的熱度節(jié)節(jié)攀升。這項(xiàng)技術(shù)存在了數(shù)十年之久,一直不溫不火,但它最近已經(jīng)成為數(shù)據(jù)中心分析、自動(dòng)駕駛汽車和增強(qiáng)現(xiàn)實(shí)等應(yīng)用的焦點(diǎn)。這項(xiàng)技術(shù)怎么就重獲新生了呢?在我看來(lái),人工智能迅速走熱的趨勢(shì)是由兩種力量所推動(dòng)的:訓(xùn)練人工智能系統(tǒng)所需要的數(shù)據(jù)的大爆發(fā)和可以大大加快訓(xùn)練進(jìn)程的新技術(shù)的出現(xiàn)。下面,我們分別從這兩個(gè)方面進(jìn)行一下解讀。   數(shù)據(jù)就是人工智能世界的貨幣。沒(méi)有大量的已知結(jié)果,就無(wú)法進(jìn)行推論和機(jī)器學(xué)習(xí)。得益于數(shù)據(jù)中心領(lǐng)域幾個(gè)巨無(wú)霸的強(qiáng)力推動(dòng),各種數(shù)據(jù)庫(kù)正處于如火如荼的建設(shè)中。谷歌已經(jīng)積累
  • 關(guān)鍵字: ASIC  AI  

想成為一個(gè)優(yōu)秀的硬件工程師,你需要具備這些能力!

  •   一個(gè)好的硬件工程師實(shí)際上就是一個(gè)項(xiàng)目經(jīng)理,你需要從外界交流獲取對(duì)自己設(shè)計(jì)的需求,然后匯總,分析成具體的硬件實(shí)現(xiàn)。還要跟眾多的芯片和方案供應(yīng)商聯(lián)系,從中挑選出合適的方案,當(dāng)原理圖完成后,你需要組織同事來(lái)進(jìn)行配合評(píng)審和檢查,還要和CAD工程師一起工作來(lái)完成PCB的設(shè)計(jì)。與此同時(shí),要準(zhǔn)備好BOM清單,開(kāi)始采購(gòu)和準(zhǔn)備物料,聯(lián)系加工廠家完成板的貼裝?!薄 』局R(shí)  1) 基本設(shè)計(jì)規(guī)范  2) CPU基本知識(shí)、架構(gòu)、性能及選型指導(dǎo)  3) MOTOROLA公司的PowerPC系列基
  • 關(guān)鍵字: PCB  ASIC  

如何利用FPGA進(jìn)行時(shí)序分析設(shè)計(jì)

  •   FPGA(Field-Programmable Gate Array),即現(xiàn)場(chǎng)可編程門(mén)陣列,它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門(mén)電路數(shù)有限的缺點(diǎn)。對(duì)于時(shí)序如何用FPGA來(lái)分析與設(shè)計(jì),本文將詳細(xì)介紹?! 』镜碾娮酉到y(tǒng)如圖 1所示,一般自己的設(shè)計(jì)都需要時(shí)序分析,如圖 1所示的Design,上部分為時(shí)序組合邏輯,下部分只有組合邏輯。而對(duì)其進(jìn)行時(shí)序分析時(shí),一般都以時(shí)鐘為參考的,因此一般主要分析
  • 關(guān)鍵字: FPGA  ASIC  

如何采用SystemVerilog來(lái)改善基于FPGA的ASIC原型

  • ASIC在解決高性能復(fù)雜設(shè)計(jì)概念方面提供了一種解決方案,但是ASIC也是高投資風(fēng)險(xiǎn)的,如90nm ASIC/SoC設(shè)計(jì)大約需要2000萬(wàn)美元開(kāi)發(fā)成本.為了降低成本,現(xiàn)在可采用FPGA來(lái)實(shí)現(xiàn)ASIC.但是,但ASIC集成度較大時(shí),需要幾個(gè)FPGA來(lái)實(shí)現(xiàn),這就需要考慮如何來(lái)連接ASIC設(shè)計(jì)中所有的邏輯區(qū)塊.采用SystemVerilog,可以簡(jiǎn)化這一問(wèn)題.
  • 關(guān)鍵字: SystemVerilog  ASIC  FPGA  

如何仿真IP核

  • 本文介紹如何仿真IP核
  • 關(guān)鍵字: IP核  

SoC設(shè)計(jì)中的IP核保護(hù)方法研究

  • 對(duì)現(xiàn)有主要IP核保護(hù)方法的原理和性能進(jìn)行了研究分析,指出了各種方法的優(yōu)缺點(diǎn),同時(shí)指出了IP核保護(hù)方法的發(fā)展方向。 隨著集成電路的規(guī)模依據(jù)摩爾定律不斷呈指數(shù)增長(zhǎng),目前已經(jīng)可以將整個(gè)系統(tǒng)集成到一塊單硅芯片上,片上系統(tǒng)(Sys-tem on a Chip, SoC)的概念也應(yīng)運(yùn)而生。然而對(duì)于大型的SoC 來(lái)說(shuō),無(wú)論從設(shè)計(jì)的費(fèi)用、周期還是可靠性來(lái)考慮,傳統(tǒng)的設(shè)計(jì)方法均已不能滿足需求,因此,基于知識(shí)產(chǎn)權(quán)( Intellectual Pro-perty, IP)核復(fù)用的設(shè)計(jì)方法也就隨之出現(xiàn)。
  • 關(guān)鍵字: 片上系統(tǒng)  知識(shí)產(chǎn)權(quán)核  數(shù)字水印  簽名  IP核  

LabVIEW FPGA代碼模塊設(shè)計(jì)(IP核)

  • 對(duì)于利用LabVIEW FPGA實(shí)現(xiàn)RIO目標(biāo)平臺(tái)上的定制硬件的工程師與開(kāi)發(fā)人員,他們可以很容易地利用所推薦的組件設(shè)計(jì)構(gòu)建適合其應(yīng)用的、可復(fù)用且可擴(kuò)展的代碼模塊。基于已經(jīng)驗(yàn)證的設(shè)計(jì)進(jìn)行代碼模塊開(kāi)發(fā),將使現(xiàn)有IP在未來(lái)應(yīng)用中得到更好的復(fù)用,也可以使在不同開(kāi)發(fā)人員和內(nèi)部組織之間進(jìn)行共享和交換的代碼更好服用。
  • 關(guān)鍵字: LabVIEW  代碼模塊  FPGA  IP核  

IP核互連策略及規(guī)范

  • 摘要:IP核有關(guān)標(biāo)準(zhǔn)及IP核互連規(guī)范目前正處于一個(gè)發(fā)展的關(guān)鍵時(shí)期,受到了業(yè)界的普遍關(guān)注。本文就IP核互連采取的策略進(jìn)行了分析,對(duì)目前幾種使用較多的IP核互連規(guī)范作了介紹。
  • 關(guān)鍵字: 片上系統(tǒng)SOC  片上總線(On-ChipBus)  IP核  互連策略  互連規(guī)范  

ASIC中的異步時(shí)序設(shè)計(jì)

  • 絕大部分的ASIC設(shè)計(jì)工程師在實(shí)際工作中都會(huì)遇到異步設(shè)計(jì)的問(wèn)題,本文針對(duì)異步時(shí)序產(chǎn)生的問(wèn)題,介紹了幾種同步的策略,特別是結(jié)繩法和異步FIFO的異步比較法都是比較新穎的方法。
  • 關(guān)鍵字: ASIC  
共682條 7/46 |‹ « 5 6 7 8 9 10 11 12 13 14 » ›|

asic ip核介紹

您好,目前還沒(méi)有人創(chuàng)建詞條asic ip核!
歡迎您創(chuàng)建該詞條,闡述對(duì)asic ip核的理解,并與今后在此搜索asic ip核的朋友們分享。    創(chuàng)建詞條

asic ip核專欄文章

更多

熱門(mén)主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473