首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> asic ip核

迎接可穿戴設(shè)備時(shí)代的設(shè)計(jì)挑戰(zhàn)

  •   可穿戴電子設(shè)備對(duì)設(shè)計(jì)工程師提出了前所未有的挑戰(zhàn)—設(shè)計(jì)工程師需要在沒有專用芯片組或標(biāo)準(zhǔn)化架構(gòu)的情況下創(chuàng)建智能、緊湊和多功能的產(chǎn)品。由于專用芯片組(標(biāo)準(zhǔn)化架構(gòu))的缺失,設(shè)計(jì)工程師需要在可穿戴產(chǎn)品中使用為移動(dòng)和手持應(yīng)用設(shè)計(jì)的器件和互連技術(shù)。   如何在兩個(gè)不相關(guān)的器件之間實(shí)現(xiàn)數(shù)字與模擬“鴻溝”的橋接是一個(gè)不小的設(shè)計(jì)挑戰(zhàn),而這對(duì)于有嚴(yán)格空間和功耗限制的可穿戴設(shè)備來說更是難上加難。同時(shí),發(fā)展迅速的市場要求設(shè)計(jì)工程師緊跟消費(fèi)者不斷變化的需求,快速升級(jí)現(xiàn)有產(chǎn)品的功能并推出全新的
  • 關(guān)鍵字: 可穿戴設(shè)備  ASIC  

LEON處理器的開發(fā)應(yīng)用技術(shù)文獻(xiàn)及案例匯總

  •   LEON是一款32位RISC處理器,支持SPARC V8指令集,由歐洲航天總局旗下的Gaisler Research開發(fā)、維護(hù),目的是擺脫歐空局對(duì)美國航天級(jí)處理器的依賴。LEON的主要產(chǎn)品線包括Leon2、Leon3、Leon4。   LEON3開源軟核處理器動(dòng)態(tài)圖像邊緣檢測SoC設(shè)計(jì)   本文采用局部熵邊緣檢測算法,將圖像采集,邊緣檢測和圖像顯示三個(gè)部分封裝設(shè)計(jì)為IP(Intellectual Property)核,通過AMBA APB總線嵌入到LEON3的經(jīng)典SoC架構(gòu)中。實(shí)現(xiàn)了多路數(shù)據(jù)并行處
  • 關(guān)鍵字: ASIC  SPARC   

Leon2微處理器IP核原理及應(yīng)用

  •   引 言   Leon2是GaislerResearch公司于2003年研制完成的一款32位、符合IEEE-1754(SPARCVS)結(jié)構(gòu)的處理器IP核。它的前身是歐空局研制的Leon以及ERC32。Leon2的目標(biāo)主要是權(quán)衡性能和價(jià)格、高的可靠性、可移植性、可擴(kuò)展性、軟件兼容性等.其內(nèi)部硬件資源可裁剪(可配置)、主要面向嵌入式系統(tǒng),可以用FPGA/CPLD和ASIC等技術(shù)實(shí)現(xiàn)。Leon2處理器的片上資源如下:分離的指令和數(shù)據(jù)Cache、硬件乘法器和除法器、中斷控制器、具有跟蹤緩沖器的調(diào)試支持單元(D
  • 關(guān)鍵字: Leon2  IP核  

Leon2處理器IP核的結(jié)構(gòu)、技術(shù)特點(diǎn)及其軟硬件開發(fā)過程

  •   引 言   Leon2是GaislerResearch公司于2003年研制完成的一款32位、符合IEEE-1754(SPARCVS)結(jié)構(gòu)的處理器IP核。它的前身是歐空局研制的Leon以及ERC32。Leon2的目標(biāo)主要是權(quán)衡性能和價(jià)格、高的可靠性、可移植性、可擴(kuò)展性、軟件兼容性等.其內(nèi)部硬件資源可裁剪(可配置)、主要面向嵌入式系統(tǒng),可以用FPGA/CPLD和ASIC等技術(shù)實(shí)現(xiàn)。Leon2處理器的片上資源如下:分離的指令和數(shù)據(jù)Cache、硬件乘法器和除法器、中斷控制器、具有跟蹤緩沖器的調(diào)試支持單元(D
  • 關(guān)鍵字: Leon2  IP核  

基于ModelSim的使用說明、技術(shù)文獻(xiàn)、應(yīng)用實(shí)例匯總

  •   Mentor公司的ModelSim是業(yè)界最優(yōu)秀的HDL語言仿真軟件,它能提供友好的仿真環(huán)境,是業(yè)界唯一的單內(nèi)核支持VHDL和Verilog混合仿真的仿真器。它采用直接優(yōu)化的編譯技術(shù)、Tcl/Tk技術(shù)、和單一內(nèi)核仿真技術(shù),編譯仿真速度快,編譯的代碼與平臺(tái)無關(guān),便于保護(hù)IP核,個(gè)性化的圖形界面和用戶接口,為用戶加快調(diào)錯(cuò)提供強(qiáng)有力的手段,是FPGA/ASIC設(shè)計(jì)的首選仿真軟件。   淺析基于Modelsim FLI接口的協(xié)同仿真   介紹了如何利用modelsim提供的FLI(Foreign Langu
  • 關(guān)鍵字: HDL  ASIC  

11篇基于OLED的應(yīng)用案例、技術(shù)文獻(xiàn)匯總

  •   有機(jī)發(fā)光二極管又稱為有機(jī)電激光顯示(Organic Light-Emitting Diode,OLED),,具有自發(fā)光的特性,采用非常薄的有機(jī)材料涂層和玻璃基板,當(dāng)有電流通過時(shí),這些有機(jī)材料就會(huì)發(fā)光,而且OLED顯示屏幕可視角度大,并且能夠節(jié)省電能。   基于Zynq的OLED驅(qū)動(dòng)設(shè)計(jì)   文章闡述了OLED的特性和SPI控制方式,給出了設(shè)計(jì)流程和硬件電路圖。利用Zynq的PL部分完成了OLED驅(qū)動(dòng)的IP核,利用Zynq的PS部分實(shí)現(xiàn)了OLED的驅(qū)動(dòng)程序設(shè)計(jì)。通過AXI總線實(shí)現(xiàn)PL和PS的通信。最
  • 關(guān)鍵字: IP核  Linux  

淺談模塊電源的噪聲測試方法

  •   目前,模塊電源的設(shè)計(jì)日趨規(guī)范化,控制電路傾向于采用數(shù)字控制方式,非隔離式DC-DC變換器(包括VRM)比隔離式增長速度更快。隨著半導(dǎo)體工藝和封裝技術(shù)的改進(jìn),高頻軟開關(guān)技術(shù)的大量應(yīng)用,模塊電源的功率密度越做越高,模塊電源的功率變換效率也越來越高,體積越來越小,出現(xiàn)了芯片級(jí)的模塊電源。模塊電源普遍用于交流設(shè)備、接入設(shè)備、挪動(dòng)通訊、微波通訊以及光傳輸、路由器等通訊范疇和汽車電子、航空航天等。其特點(diǎn)是可為專用集成電路(ASIC)、數(shù)字信號(hào)處理器(DSP)、微處理器、存儲(chǔ)器、現(xiàn)場可編程門陣列(FPGA)及其他數(shù)
  • 關(guān)鍵字: 模塊電源  ASIC  

燦芯半導(dǎo)體獲得NVP、Gobi和中芯國際的新一輪投資

  • 燦芯半導(dǎo)體宣布獲得NVP、Gobi和中芯國際的新一輪投資,共計(jì)800萬美金,這一輪投資將幫助燦芯半導(dǎo)體增強(qiáng)技術(shù)研發(fā)實(shí)力,繼而開拓一些成本敏感且市場容量大的領(lǐng)域。
  • 關(guān)鍵字: ASIC  燦芯  

高性能IMU需求帶動(dòng)MEMS市場強(qiáng)勁成長

  •   根據(jù)市場研究公司Yole Developpement最新的調(diào)查報(bào)告顯示,過去幾年來,高性能的陀螺儀與慣性測量單元(IMU)市場已經(jīng)逐漸發(fā)生變化了,預(yù)期全球市場將在短期內(nèi)看到更強(qiáng)勁的成長。   該公司 MEMS 制造技術(shù)與市場分析師Claire Troadec指出,帶動(dòng)高階 IMU 市場成長的因素有二:首先,盡管美國和歐洲的國防與航空市場越來越成熟并日趨保守,在中國、俄羅斯、巴西和中東地區(qū)陸續(xù)推出許多新計(jì)劃的驅(qū)動(dòng)下,可望帶來更高的市場需求。   其次,新興的低成本MEMS正加速 IMU 市場成長,并
  • 關(guān)鍵字: MEMS  ASIC   

Atmel推出面向航天應(yīng)用的下一代抗輻射混合信號(hào)ASIC

  •   全球微控制器及觸控解決方案領(lǐng)域的領(lǐng)導(dǎo)者Atmel®公司近日發(fā)布了下一代抗輻射(rad-hard)混合信號(hào)專用集成電路(ASIC)平臺(tái),面向航天應(yīng)用領(lǐng)域提供功能卓越的高密度解決方案。本次發(fā)布的ATMX150RHA采用150nm工藝基于絕緣硅(SOI)生產(chǎn), 進(jìn)一步擴(kuò)展了Atmel自身抗輻射解決方案的產(chǎn)品組合。   Atmel最新的混合信號(hào)ATMX150RHA平臺(tái)面向航空應(yīng)用簡化了設(shè)計(jì)流程,并可以提供高達(dá)2200萬可路由柵,包含非易失內(nèi)存區(qū)塊、由編譯SRAM和DPRAM區(qū)塊組成的靈活外形,并支持
  • 關(guān)鍵字: Atmel  ASIC  

基于IP核的FIR低通濾波器的設(shè)計(jì)與實(shí)現(xiàn)

  •   0.引言   FIR(Finite Impulse Response,有限沖擊響應(yīng))數(shù)字濾波器具有穩(wěn)定性高、可以實(shí)現(xiàn)線性相位等優(yōu)點(diǎn),廣泛被應(yīng)用于信號(hào)檢測與處理等領(lǐng)域[1,2]。由于FPGA(Field Programmable Gate Array,現(xiàn)場可編程門陣列)基于查找表的結(jié)構(gòu)和全硬件并行執(zhí)行的特性,如何用FPGA 來實(shí)現(xiàn)高速FIR 數(shù)字濾波器成了近年來數(shù)字信號(hào)處理領(lǐng)域研究的熱點(diǎn)。目前,全球兩大PLD 器件供應(yīng)商都提供了加速FPGA 開發(fā)的IP(IntelligentProperty,知識(shí)產(chǎn)權(quán)
  • 關(guān)鍵字: IP核  FIR  低通濾波器  

基于IP核的FIR低通濾波器的設(shè)計(jì)與實(shí)現(xiàn)

  •   0.引言   FIR(Finite Impulse Response,有限沖擊響應(yīng))數(shù)字濾波器具有穩(wěn)定性高、可以實(shí)現(xiàn)線性相位等優(yōu)點(diǎn),廣泛被應(yīng)用于信號(hào)檢測與處理等領(lǐng)域[1,2]。由于FPGA(Field Programmable Gate Array,現(xiàn)場可編程門陣列)基于查找表的結(jié)構(gòu)和全硬件并行執(zhí)行的特性,如何用FPGA 來實(shí)現(xiàn)高速FIR 數(shù)字濾波器成了近年來數(shù)字信號(hào)處理領(lǐng)域研究的熱點(diǎn)。目前,全球兩大PLD 器件供應(yīng)商都提供了加速FPGA 開發(fā)的IP(IntelligentProperty,知識(shí)產(chǎn)權(quán)
  • 關(guān)鍵字: IP核  低通濾波器  

基于FPGA的彩色TFT-LCD控制電路設(shè)計(jì)及其ASIC實(shí)現(xiàn)

  •   1引言   通過彩色液晶顯示器(LCD)取景是數(shù)碼相機(jī)優(yōu)于傳統(tǒng)相機(jī)的重要特性之一,它解決了使用取景框取景帶來的各種不便,而且可以在拍攝現(xiàn)場用液晶顯示器回放剛拍的相片來查看拍攝效果[1],從而決定是否留下這張照片,這樣能使攝影者更好地控制照片的質(zhì)量。所以用液晶顯示器進(jìn)行取景和回放是數(shù)碼相機(jī)兩大必不可少的功能。同時(shí)液晶顯示器還用來顯示菜單,提供良好的人機(jī)交互界面。目前市場上出售的數(shù)碼相機(jī)使用的液晶顯示器都是彩色TFT液晶顯示器,這種液晶顯示器解決了一般液晶顯示器中相鄰像素串?dāng)_的現(xiàn)象[2],所以可用來顯示
  • 關(guān)鍵字: FPGA  TFT-LCD  ASIC  

Xilinx亞太區(qū)副總裁楊飛稱業(yè)界最大半導(dǎo)體器件下月發(fā)貨

  •   賽靈思公司亞太區(qū)銷售與市場副總裁楊飛先生在CSIA-ICCAD 2014 (中國集成電路設(shè)計(jì)業(yè)2014年會(huì)暨中國內(nèi)地與香港集成電路產(chǎn)業(yè)協(xié)作發(fā)展高峰論壇)展示手中的賽靈思ASIC級(jí)UltraScale 系列產(chǎn)品, 其中包括業(yè)界最大容量的半導(dǎo)體器件 ——20nm Virtex UltraScale VU440 3D IC。 楊飛同時(shí)也發(fā)布了一個(gè)激動(dòng)人心的消息:VU440樣片已經(jīng)出貨并計(jì)劃于2015年 1月(也就是下個(gè)月)交付客戶,敬請期待。   楊飛表示, 3D 芯片在世界范圍內(nèi)
  • 關(guān)鍵字: Xilinx  FPGA  ASIC  

基于fpga二維小波變換核的實(shí)時(shí)可重構(gòu)電路

  •   項(xiàng)目背景及可行性分析   2.1 項(xiàng)目名稱及摘要:   基于fpga二維小波變換核的實(shí)時(shí)可重構(gòu)電路   現(xiàn)場可編程門陣列為可進(jìn)化設(shè)計(jì)提供了一個(gè)理想的模板。FPGAs 提供了一個(gè)硬件環(huán)境 ,這個(gè)環(huán)境 可將邏輯物理實(shí)現(xiàn)和 布線資源 按照為了特定功能所配置的比特流而重新組織構(gòu)建起來。 RTR設(shè)計(jì)工具 繞過傳統(tǒng)的fpga綜合以及比特流生成過程 使可進(jìn)化設(shè)計(jì)成為可能. JBits工具套裝 就為在Xilinx 的Virtex系列和4000系列設(shè)備上進(jìn)行RTR設(shè)計(jì)提供了一個(gè)設(shè)計(jì)環(huán)境。   這個(gè)項(xiàng)目旨在利用J
  • 關(guān)鍵字: fpga  小波變換  IP核  
共682條 12/46 |‹ « 10 11 12 13 14 15 16 17 18 19 » ›|

asic ip核介紹

您好,目前還沒有人創(chuàng)建詞條asic ip核!
歡迎您創(chuàng)建該詞條,闡述對(duì)asic ip核的理解,并與今后在此搜索asic ip核的朋友們分享。    創(chuàng)建詞條

asic ip核專欄文章

更多

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473