基于DSP的信號(hào)采集處理系統(tǒng)
典型的DSP(數(shù)字信號(hào)處理器)內(nèi)部采用改進(jìn)的哈佛結(jié)構(gòu)和流水線技術(shù),可以在單指令周期內(nèi)完成乘加運(yùn)算,具有較高的處理能力。一個(gè)典型的基于DSP的信號(hào)采集處理系統(tǒng),通常由DSP、A/D轉(zhuǎn)換器、存儲(chǔ)器和相應(yīng)的接口電路組成,大都做成PCI(外設(shè)部件互連)接口插卡形式和主控計(jì)算機(jī)一起工作。各種控制信息通過PCI發(fā)送給DSP,采集處理后的結(jié)果再通過PCI接口發(fā)送回主控計(jì)算機(jī)。PCI接口部分一般需要采用接口芯片來完成,這樣會(huì)顯著增加系統(tǒng)的設(shè)計(jì)調(diào)試難度,并使成本增加。而選用本身帶有PCI接口的DSP處理芯片就可以省去這一部分額外的電路,不但降低了開發(fā)難度,也降低了設(shè)備成本。TMS320C6205就是這樣一種帶有PCI接口的DSP芯片,本文重點(diǎn)討論基于這種芯片的信號(hào)采集處理系統(tǒng)的實(shí)現(xiàn)方法。
1 TMS320C6205芯片的技術(shù)特點(diǎn)
TMS320C6205是基于TMS320C6000平臺(tái)的高性能DSP,TMS320C6205源自TMS320C6201 B,一種有新的PCI接口且性能提高的DSP芯片。TMS320C6205工作在200 MHz時(shí)的最大處理能力達(dá)到了1 600 MIPS(百萬條指令每秒)。所有TMS320C6000系列DSP芯片在代碼上都有兼容性,TMS320C62x定點(diǎn)DSP都基于相同的CPU核心設(shè)計(jì),通過指令的并行性獲得了較強(qiáng)的處理能力。該系列DSP芯片具有8個(gè)處理單元,包括2個(gè)乘法器和6個(gè)ALU(算術(shù)邏輯單元),所有的處理單元都可以并行工作,因此在每一個(gè)時(shí)鐘周期內(nèi)最多可以同時(shí)執(zhí)行8條指令。
TMS320C6205和TMS320C6201及TMS320C6201B具有高度的兼容性,這幾種DSP芯片在以下幾個(gè)方面完全相同:TMS320C6205的CPU與TMS320C6201B完全相同,因此為TMS320C6201所寫的代碼可以不加修改地在TMS320C6205上運(yùn)行;多通道緩沖串口(McBSP)、時(shí)鐘、中斷選擇也完全相同;TMS320C6201與TMS320C6205的內(nèi)部存儲(chǔ)空間也相同,都具有64kB的程序和數(shù)據(jù)存儲(chǔ)區(qū)。與TMS320C6201相比,TMS320C6205通過升級(jí)具有了更強(qiáng)的處理能力,升級(jí)后的TMS320C6205和TMS320C6201有以下不同:
a)EMIF(擴(kuò)展存儲(chǔ)器接口總線)做了簡(jiǎn)單修改,減少了芯片的引腳數(shù)。SDRAM(同步DRAM)和SB-SRAM(同步猝發(fā)SRAM)在EMIF上共用了相同的控制信號(hào)。這兩種信號(hào)是互斥的,因此在系統(tǒng)中只能在兩種類型的存儲(chǔ)器中任選一種。
b)為提高DMA(直接存儲(chǔ)器訪問)的數(shù)據(jù)吞吐量,4通道的DMA控制器為每一個(gè)通道都配備了專用的FIFO,這樣就無需對(duì)FIFO信號(hào)進(jìn)行仲裁。
c)用PCI模塊代替了TMS320C6201B的HPI(主機(jī)接口),PCI模塊具有高性能的32 bit主/從PCI即插即用功能,支持33 MHz的桌上電腦PCI接口,與PCI本地總線規(guī)格2.2版兼容,該接口模塊可作為具有33 MHz、32 bit寬度地址數(shù)據(jù)的PCI主從對(duì)象使用,該模塊包含配置寄存器、校驗(yàn)生成、校驗(yàn)和系統(tǒng)錯(cuò)誤檢測(cè)和報(bào)告(PERR#,SERR#)以及電源管理能力。
d)具備4線EEPROM串行接口,這樣,PCI的控制空間寄存器就可以從外部的串行EEPROM加載配置,PCI模塊無需DSP的干涉就可以實(shí)現(xiàn)自動(dòng)初始化。
e)TMS320C6205的PLL有x1、x4、x6、x7、x8、x9、x10和x11等模式,這些模式可以通過CLKMODE0引腳和EMIF數(shù)據(jù)引腳的上推和下拉電阻來選擇。
f)TMS320C6205使用15C05(0.15μm)處理技術(shù),通過電池處理技術(shù)提供更低的核電壓和功耗。
g)用上推和下拉電阻實(shí)現(xiàn)了自舉模式配置。
2 信號(hào)采集處理系統(tǒng)硬件設(shè)計(jì)
該系統(tǒng)硬件部分主要由DSP、FPGA(現(xiàn)場(chǎng)可編程門陣列)和存儲(chǔ)器構(gòu)成,具體的硬件結(jié)構(gòu)如圖1所示。
評(píng)論