新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > 基于FPGA的雙振蕩電路定時器設計

基于FPGA的雙振蕩電路定時器設計

作者: 時間:2017-06-05 來源:網(wǎng)絡 收藏

考慮沖擊環(huán)境下會遇到的問題,并分析了單一的晶體振蕩器和諧振振蕩器都不能很好地滿足抗沖擊性和高精度兩方面要求,因此提出了一種基于設計的雙振蕩。此能有效地解決爆破作業(yè)中延時雷管起爆精度和抗沖擊性能之間的矛盾。更主要的是CPLD的時序比集成芯片更加容易控制。在實現(xiàn),該設計的定時精度達到,很好地滿足系統(tǒng)性能要求。本方法具有結構簡單、成本低、可靠性高、精度高等優(yōu)點。

基于雙振蕩電路定時器的設計.pdf

本文引用地址:http://www.2s4d.com/article/201706/348948.htm


關鍵詞: 定時器 納秒級 FPGA

評論


相關推薦

技術專區(qū)

關閉