新聞中心

EEPW首頁(yè) > EDA/PCB > 設(shè)計(jì)應(yīng)用 > FPGA與ADSP TS201的總線接口設(shè)計(jì)

FPGA與ADSP TS201的總線接口設(shè)計(jì)

作者: 時(shí)間:2009-12-04 來(lái)源:網(wǎng)絡(luò) 收藏

2.3 32位數(shù)據(jù)總線,64位寄存器
前面提到,突發(fā)流水協(xié)議與普通流水協(xié)議數(shù)據(jù)傳輸機(jī)制是一樣的,只是多了一個(gè)指示信號(hào)BRST,當(dāng)寫(xiě)操作時(shí),如果在前一時(shí)鐘沿采到地址、WRx、BRST信號(hào)有效,在下一時(shí)鐘沿就鎖存數(shù)據(jù)到寄存器低位,而如果在前一時(shí)鐘沿采到地址、WRL有效,而B(niǎo)RST信號(hào)無(wú)效,在下一時(shí)鐘沿就鎖存數(shù)據(jù)到寄存器高位。同樣,當(dāng)讀操作時(shí),如果采到地址、RD、BRST信號(hào)有效,就將寄存器低位驅(qū)動(dòng)到數(shù)據(jù)總線上,而如果采到地址、RD有效,BRST而信號(hào)無(wú)效,就將寄存器高位驅(qū)動(dòng)到數(shù)據(jù)總線上,具體在哪個(gè)時(shí)鐘沿驅(qū)動(dòng),由流水深度決定。

本文引用地址:http://www.2s4d.com/article/191872.htm


3 DSP設(shè)置
 通信時(shí),DSP是否采用流水協(xié)議,數(shù)據(jù)總線位寬,以及流水深度都可以通過(guò)系統(tǒng)配置寄存器SYSCON進(jìn)行設(shè)置,SYSCON詳細(xì)設(shè)置見(jiàn)文獻(xiàn)[3],以32位數(shù)據(jù)總線訪問(wèn)64位寄存器為例,一級(jí)流水,SYSCON設(shè)置為

4 結(jié)束語(yǔ)
文中實(shí)現(xiàn)了DSP通過(guò)外部總線接口訪問(wèn)FPGA內(nèi)部寄存器,但是如果需要傳輸?shù)臄?shù)據(jù)量很大,或者DSP與FPGA的時(shí)鐘不同步,就不能用寄存器來(lái)實(shí)現(xiàn),需要借助于雙口RAM或者FIFO,讀者可以在本文的基礎(chǔ)上加以改進(jìn)。


上一頁(yè) 1 2 3 下一頁(yè)

關(guān)鍵詞: FPGA ADSP 201 TS

評(píng)論


相關(guān)推薦

技術(shù)專(zhuān)區(qū)

關(guān)閉