新聞中心

EEPW首頁(yè) > 模擬技術(shù) > 設(shè)計(jì)應(yīng)用 > 一種帶有增益提高技術(shù)的高速CMOS運(yùn)算放大器設(shè)計(jì)

一種帶有增益提高技術(shù)的高速CMOS運(yùn)算放大器設(shè)計(jì)

作者: 時(shí)間:2012-06-26 來(lái)源:網(wǎng)絡(luò) 收藏

1.3 全差分折疊式共源共柵放大器
文中設(shè)計(jì)的主運(yùn)放如圖3所示,采用帶增益增強(qiáng)輔助電路的全差分折疊式共源共柵放大器。主運(yùn)放采用以PMOS管為輸入管的全差分折疊式共源共柵結(jié)構(gòu)。若輸入管采用NMOS對(duì)管,由于電子比空穴遷移率大,雖然能得到更大的增益,但同時(shí)其折疊點(diǎn)會(huì)產(chǎn)生更大的寄生電容,直接影響了放大器的速度。由于本設(shè)計(jì)對(duì)速度的要求是第一位的,所以采用PMOS管作為輸入管來(lái)提高主運(yùn)放的次極點(diǎn)頻率并且能降低運(yùn)放的噪聲。同時(shí),臨近輸出端的MOS管要經(jīng)過(guò)合理的調(diào)試,既要滿足支路電流的要求,又不能引入過(guò)大的寄生電容而影響到系統(tǒng)的頻率特性。

本文引用地址:http://www.2s4d.com/article/186166.htm

f.JPG



評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉