新聞中心

EEPW首頁 > 測試測量 > 設(shè)計應(yīng)用 > 選擇硬件在環(huán)(HIL)測試系統(tǒng)I/O接口

選擇硬件在環(huán)(HIL)測試系統(tǒng)I/O接口

作者:美國國家儀器公司(NI) 時間:2010-06-10 來源:電子產(chǎn)品世界 收藏

  概覽

本文引用地址:http://www.2s4d.com/article/109896.htm

  高性能模塊化的I/O接口是構(gòu)建成功硬件在環(huán)測試系統(tǒng)所必須的。硬件在環(huán)(HIL)測試系統(tǒng)體系結(jié)構(gòu)教程討論了多種硬件在環(huán)測試系統(tǒng)體系結(jié)構(gòu)和用于實現(xiàn)的實時處理技術(shù)。本教程討論了多種I/O接口選項,能夠用于實時處理器創(chuàng)建您的硬件在環(huán)測試系統(tǒng)。

  多功能I/O

  硬件在環(huán)測試系統(tǒng)需要多種模擬、數(shù)字和計數(shù)器/定時器接口與被測電子控制單元(ECU)進行交互。多功能數(shù)字采集產(chǎn)品將所有功能集成在單個設(shè)備 中,為硬件在環(huán)測試系統(tǒng)I/O接口提供了高價值的選擇。高性能模擬數(shù)字和數(shù)字模擬轉(zhuǎn)換器結(jié)合了用于計數(shù)器/定時器功能和與實時處理器之間進行低延時數(shù)據(jù)傳 輸?shù)陌遢d處理能力,讓這些接口成為硬件在環(huán)測試系統(tǒng)應(yīng)用的理想選擇。

  基于FPGA的I/O

  基于現(xiàn)場可編程門陣列(FPGA)的I/O將模擬I/O以及數(shù)字I/O與FPGA整合在單個儀器中。這些設(shè)備使用可重復(fù)配置I /O(RIO)FPGA技術(shù),它提供了用于可編程的FPGA功能,可以用于創(chuàng)建定制I/O功能并減少實時處理器進行模型執(zhí)行和信號處理的負荷,從而提高硬 件在環(huán)測試系統(tǒng)的性能。使用NI FPGA模塊,您可以定義您自己的硬件特性,而無需具備硬件描述語言的深入知識。


上一頁 1 2 3 下一頁

關(guān)鍵詞: NI LabVIEW

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉