博客專欄

EEPW首頁 > 博客 > PCB走線之差分走線

PCB走線之差分走線

發(fā)布人:小淘淘 時間:2019-07-17 來源:工程師 發(fā)布文章

      之前給大家介紹了PCB走線類型中的直角走線,今天就和大家說說PCB中的另一種走線——差分走線。

              外鏈.jpg     

  差分信號在高速電路設(shè)計中的應(yīng)用越來越廣泛,電路中最關(guān)鍵的信號往往都要采用差分結(jié)構(gòu)設(shè)計,差分信號就是驅(qū)動端發(fā)送兩個等值、反相的信號,接收端通過比較這兩個電壓的差值來判斷邏輯狀態(tài)“0”還是“1”,而承載差分信號的那一對走線就稱為差分走線。差分信號和普通的單端信號走線相比,最明顯的優(yōu)勢體現(xiàn)在抗干擾能力強(qiáng)、能有效抑制EMI、時序定位精確上。

  對于PCB工程師來說,最關(guān)注的還是如何確保在實際走線中能完全發(fā)揮差分走線的這些優(yōu)勢。只要接觸過Layout的人都會了解差分走線的一般要求,那就是“等長、等距” 。等長是為了保證兩個差分信號時刻保持相反極性,減少共模分量;等距則主要是為了保證兩者差分阻抗一致,減少反射?!氨M量靠近原則”有時候也是差分走線的要求之一。所有這些規(guī)則都不是用來生搬硬套的,不少PCB工程師似乎還不了解高速差分信號傳輸?shù)谋举|(zhì)。下面重點分享下PCB差分信號設(shè)計中幾個常見的誤區(qū)。

  誤區(qū)一:認(rèn)為差分信號不需要地平面作為回流路徑,或者認(rèn)為差分走線彼此為對方提供回流途徑。

  誤區(qū)二:認(rèn)為保持等間距比匹配線長更重要。PCB差分走線的設(shè)計中最重要的規(guī)則就是匹配線長,其它的規(guī)則都可以根據(jù)設(shè)計要求和實際應(yīng)用進(jìn)行靈活處理。

  誤區(qū)三:認(rèn)為差分走線一定要靠的很近。讓差分走線靠近是為了增強(qiáng)他們的耦合,既可以提高對噪聲的免疫力,還能充分利用磁場的相反極性來抵消對外界的電磁干擾。如果能保證讓它們得到充分的屏蔽,不受外界干擾,那么也就不需要再讓通過彼此的強(qiáng)耦合達(dá)到抗干擾和抑制EMI的目的了,增大與其它信號走線的間距是最基本的途徑之一。更多關(guān)于PCB知識盡在捷配官網(wǎng),歡迎大家一起學(xué)習(xí)!


*博客內(nèi)容為網(wǎng)友個人發(fā)布,僅代表博主個人觀點,如有侵權(quán)請聯(lián)系工作人員刪除。



關(guān)鍵詞:

相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉