首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> fsp:fpga-pcb

fsp:fpga-pcb 文章 最新資訊

掀起PCB板電磁相容的“蓋頭”之二

  •   “變化的電場產生變化的磁場,變化的磁場產生變化的電場”這就是電磁波產生和傳輸?shù)脑怼S捎谧兓碾娏髟谄淞鹘浀木€路上有磁通量的變化而產生的變化的磁場,因為這引入了電磁干擾是我們電子工程師最頭疼的事。那么從根源上來說控制線路板的磁通量就是預防電路板電磁干擾的重要手段。   在我們畫板子的時候,經常聽到一句話就是使回路盡量變小?,F(xiàn)在來看下簡單的解釋。   如上圖左側的PCB走線示意圖,利用電磁場知識可以知道(如果走線回路的信號頻率夠高),那么這個板子就成了一個很好的天線,線路板設
  • 關鍵字: PCB  電磁干擾  

PCB設計中的電源信號完整性的考慮

  •   在電路設計中,一般我們很關心信號的質量問題,但有時我們往往局限在信號線上進行研究,而把電源和地當成理想的情況來處理,雖然這 樣做能使問題簡化,但在高速設計中,這種簡化已經是行不通的了。盡管電路設計比較直接的結果是從信號完整性上表現(xiàn)出來的,但我們絕不能因此忽略了電源完整 性設計。因為電源完整性直接影響最終PCB板的信號完整性。電源完整性和信號完整性二者是密切關聯(lián)的,而且很多情況下,影響信號畸變的主要原因是電源系 統(tǒng)。例如,地反彈噪聲太大、去耦電容的設計不合適、回路影響很嚴重、多電源/地平面的分割不好、地
  • 關鍵字: PCB  去耦電容  

多層板PCB設計時的EMI解決

  •   解決EMI問題的辦法很多,現(xiàn)代的EMI抑制方法包括:利用EMI抑制涂層、選用合適的EMI抑制零配件和EMI仿真設計等。本文從最基本的PCB布板出發(fā),討論PCB分層堆疊在控制EMI輻射中的作用和設計技巧。   電源匯流排   在IC的電源引腳附近合理地安置適當容量的電容,可使IC輸出電壓的跳變來得更快。然而,問題并非到此為止。由於電容呈有限頻率響應的特性,這使得電容 無法在全頻帶上生成干凈地驅動IC輸出所需要的諧波功率。除此之外,電源匯流排上形成的瞬態(tài)電壓在去耦路徑的電感兩端會形成電壓降,這些瞬態(tài)電
  • 關鍵字: PCB  EMI  

基于fpga二維小波變換核的實時可重構電路

  •   項目背景及可行性分析   2.1 項目名稱及摘要:   基于fpga二維小波變換核的實時可重構電路   現(xiàn)場可編程門陣列為可進化設計提供了一個理想的模板。FPGAs 提供了一個硬件環(huán)境 ,這個環(huán)境 可將邏輯物理實現(xiàn)和 布線資源 按照為了特定功能所配置的比特流而重新組織構建起來。 RTR設計工具 繞過傳統(tǒng)的fpga綜合以及比特流生成過程 使可進化設計成為可能. JBits工具套裝 就為在Xilinx 的Virtex系列和4000系列設備上進行RTR設計提供了一個設計環(huán)境。   這個項目旨在利用J
  • 關鍵字: fpga  小波變換  IP核  

FPGA研發(fā)之道(25)-管腳

  •   管腳是FPGA重要的資源之一,F(xiàn)PGA的管腳分別包括,電源管腳,普通I/O,配置管腳,時鐘專用輸入管腳GCLK等。   (1)電源管腳:   通常來說: FPGA內部的電壓包括內核電壓和I/O電壓。   1.內核電壓:即FPGA內部邏輯的供電。通常會較I/O電壓較低,隨著FPGA的工藝的進度,F(xiàn)PGA的內核電壓逐漸下降,這也是降低功耗的大勢所趨。   2.I/O電壓 (Bank的參考電壓)。每個BANK都會有獨立的I/O電壓輸入。也就是每個BANK的參考電壓設定后,本BANK上所有I/O的電平
  • 關鍵字: FPGA  GCLK  

FPGA研發(fā)之道(24)-控制(下)

  •   首先依次回答上篇提出的幾個問題:   第一個問題:如何避免狀態(tài)機產生lacth 示例如下,通過在always(*)語句塊中,添加默認賦值,ns_state = cs_state;   always@(*)   ns_state = cs_state;   case(cs_state)   idle :   if(start)   ns_state = op1_state;   op0_state :   if(op0_over)   ns_state = op1_state;  
  • 關鍵字: FPGA  狀態(tài)機  

FPGA研發(fā)之道(23)-控制(上)

  •   本質上說,F(xiàn)PGA的模塊設計就是將輸入轉化成想要得到的輸出結果。而除了某些簡單模塊,即在當拍內完成,即將輸入進行邏輯操作后,再輸出。(如簡單加法器等)。其余大部分的設計需要通過時序邏輯和組合邏輯混合實現(xiàn),時序邏輯帶來就是延遲起效的問題,舉例說,如實現(xiàn)某個信號(start)起效后,接下來五個周期需要分別進行五種操作,分別是op0,op1,op2,op3,op4 等等。如何進行控制,這就是每個工程師要面對的問題。   對于簡單控制,分別可以采用計數(shù)和移位寄存器的方式來解決問題。而對于較為復雜的控制,則需
  • 關鍵字: FPGA  狀態(tài)機  計數(shù)器  

FPGA研發(fā)之道(22)-交換矩陣

  •   如果在FPGA設計中,需要多端口,大數(shù)據量的交換,那么交換矩陣則是一個不錯的實現(xiàn)方案。交換矩陣使用的目的主要有幾個,一,靈活的端口轉發(fā)。通過交換矩陣靈活實現(xiàn)數(shù)據流的靈活交換,減少外部負責控制。 二,高效的轉發(fā)效率,交換矩陣能夠實現(xiàn)通常單一總線不能達到的轉發(fā)效率,滿足高吞吐量的系統(tǒng)的需要。三,系統(tǒng)設計以交換矩陣為中心,便于IP集成和模塊復用。   交換矩陣的實現(xiàn)方案較為復雜,最早的交換沿襲了共享總線式的架構,因此對于某個端口需要傳輸,則其他端口只能阻塞,等待總線空閑后再進行傳輸。而交換矩陣則是一個全互
  • 關鍵字: FPGA  交換矩陣  

采用 6.25mm x 6.25mm LGA 封裝的超薄 1.8mm、3A μModule穩(wěn)壓器

  •   凌力爾特公司 (Linear Technology Corporation) 推出 3A 微型模塊 (µModule®) 降壓型穩(wěn)壓器 LTM4623,該器件采用超薄 1.8mm 扁平 LGA 封裝,占板面積僅為 6.25mm x 6.25mm。加上焊膏后,該封裝高度低于 2mm,可滿足很多 PCIe (高速外設組件互連)、面向嵌入式計算系統(tǒng) AdvancedTCA 載波卡的 Advanced Mezzanine Card (AMC) 等的高度限制。占板面積小和高度扁平能使 LTM
  • 關鍵字: 凌力爾特  LTM4623  PCB  

基于MPSoC的以太網接口設計與實現(xiàn)

  •   研究了以太網在多核系統(tǒng)中的數(shù)據通訊,設計了以太網IP核到MPSoC網絡資源的硬件接口。闡述了設計中各模塊的實現(xiàn)功能和設計方法,通過仿真和FPGA驗證結果表明,以太網接口數(shù)據通訊具有實時和高吞吐率。實現(xiàn)了多核系統(tǒng)與網絡數(shù)據的信息傳遞,硬件設計結構簡單、性能穩(wěn)定可靠。   隨著電子信息技術發(fā)展,網絡通信在日常生活中應用越來越廣泛,以太網技術經歷了10 Mbit·s-1到10 Gbit·s-1的發(fā)展歷程。當前電子設備網絡化、多媒體技術、數(shù)字圖像處理技術成為研究的熱點,片上多核系
  • 關鍵字: MPSoC  以太網  FPGA  

東亞LTE設備需求強勁 FPGA業(yè)者喜迎4G商機

  •   東亞地區(qū)長程演進計畫(LTE)設備需求,驅動現(xiàn)場可編程閘陣列(FPGA)業(yè)者營收攀升。2014年中國大陸及臺灣陸續(xù)啟動LTE商轉,帶動龐大的LTE設備購置及基礎建設投資潮,深耕通訊領域有成的FPGA業(yè)者也趁著這波潮流搭上順風車,大發(fā)LTE財。   賽靈思(Xilinx)亞太區(qū)銷售與市場副總裁楊飛表示,中國大陸于2013年底發(fā)放LTE營運牌照后,業(yè)界都在引頸期盼這個全球最大的內需市場將為LTE供應鏈帶來一波新氣象;果不其然,2014年中國大陸三大電信營運商陸續(xù)啟動LTE商轉,加上臺灣LTE網路也隨后開
  • 關鍵字: Xilinx  FPGA  LTE  

進軍數(shù)據中心應用 FPGA業(yè)者走合作策略

  •   因應網路速度的提升與資料呈現(xiàn)暴炸性的成長,資料中心無疑是IT領域下一波決戰(zhàn)的主戰(zhàn)場,這從網路服務業(yè)者,如Google、臉書與亞馬遜近期的動作來看,就能窺見端倪。    ?   Xilinx亞太區(qū)銷售及市場副總裁楊飛   就晶片供應商而言,過去一直以來,大多都是CPU與GPU業(yè)者扮演主導角色,如今FPGA(可編程邏輯閘陣列)業(yè)者們,也對該應用領域有相當積極的動作。Xilinx亞太區(qū)銷售及市場副總裁楊飛便表示,伺服器業(yè)者們都在思考如何降低功耗的問題,再加上伺服器或是資料中心本身也都會
  • 關鍵字: Altera  FPGA  GPU  

3D打印 專家:將造福IC

  •   3D打印技術充滿無限想象,由于產品已陸續(xù)突破材料、噴頭與設計藍圖等瓶頸,工程師成功利用3D打印機打印出PCB電路板,UL產業(yè)發(fā)展經理陳立閔表示,下一步3D打印將以堆疊制造的優(yōu)勢打印出3D IC產品。   陳立閔表示,紐約大學理工學院工程師已導電墨水并將電路元件擺在電路圖相對應位置后,藉由3D打印機打印出首款PCB板,生產制造成本2美元,大量生產后將具有競爭優(yōu)勢,隨著工程師積極投入3D打印制造,下世代殺手級制造將是3D IC產品。   陳立閔表示,3D打印已由生產裝飾品進階到生產功能性元件,目前國美
  • 關鍵字: 3D打印  PCB  

基于FPGA的多傳感器管道內漏磁檢測系統(tǒng)

  •   針對傳統(tǒng)管道漏磁檢測器檢測精度的不足,提出了新式的基于FPGA的高精度管道漏磁檢測系統(tǒng)設計,以適應813mm管徑的管道檢測任務。主要介紹了系統(tǒng)邏輯設計,實現(xiàn)了多達400路傳感器漏磁檢測信號的采集與存儲。該設計融合了多種總線協(xié)議,可有效解決管道漏磁檢測中的采集速率、功耗和精度的問題。經實驗驗證,方案切實可行,為設計高精度管道漏磁檢測系統(tǒng)提供了新的解決方案。   基于FPGA的多傳感器管道內漏磁檢測系統(tǒng).pdf
  • 關鍵字: FPGA  傳感器  

基于路徑延時匹配的硬件IP核知識產權保護方法

  •   摘要:隨著集成電路產業(yè)的迅速發(fā)展,集成電路設計的安全性越來越受重視,電路設計盜用等知識產權(IP)侵權行為嚴重損害了設計者和消費者的權益,阻礙了集成電路產業(yè)的發(fā)展。本文提出了一種有效保護IP核的方法,通過設計一個保護電路,控制功能電路運行結果的輸出,在消費者未取得合法授權時,功能電路無法正常工作,從而達到了保護電路的目的。本文將該保護方法運用在實際的電路上,進行仿真并驗證了該方法的有效性。   引言   隨著片上系統(tǒng)SoC的迅速發(fā)展,IP復用的知識產權保護問題日益嚴重,危害了設計者和消費者的權益[
  • 關鍵字: IP核  FPGA  寄存器  IP固核  RDY  201412  
共8414條 196/561 |‹ « 194 195 196 197 198 199 200 201 202 203 » ›|

fsp:fpga-pcb介紹

您好,目前還沒有人創(chuàng)建詞條fsp:fpga-pcb!
歡迎您創(chuàng)建該詞條,闡述對fsp:fpga-pcb的理解,并與今后在此搜索fsp:fpga-pcb的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關于我們 - 廣告服務 - 企業(yè)會員服務 - 網站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473