首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> fpga+dsp

fpga+dsp 文章 最新資訊

基于FPGA的煙支檢測(cè)系統(tǒng)的設(shè)計(jì)

  • 摘要:為了實(shí)現(xiàn)煙支剔除的自動(dòng)化程度,減少人為干預(yù)量和提高剔除精度,文中給出了采用FPGA硬件編程方法將數(shù)據(jù)采集部件采集到的煙支數(shù)據(jù)經(jīng)A/D轉(zhuǎn)換后送入FPGA,然后根據(jù)一定的判決算法輸出控制信號(hào),以用于控制剔除閥
  • 關(guān)鍵字: FPGA  檢測(cè)系統(tǒng)    

采用DSP的實(shí)時(shí)震動(dòng)信號(hào)分析處理系統(tǒng)設(shè)計(jì)原理

  • 震動(dòng)信號(hào)分析作為戰(zhàn)場(chǎng)傳感偵察系統(tǒng)的一個(gè)重要組成部分,主要探測(cè)地面運(yùn)動(dòng)目標(biāo)的震動(dòng)信號(hào),對(duì)其信號(hào)實(shí)時(shí)分析和處理,并給出相應(yīng)的識(shí)別信號(hào),以判別震動(dòng)目標(biāo)類型、數(shù)量等信息。為了得到良好的震動(dòng)信號(hào),并能初步分析處
  • 關(guān)鍵字: 處理  理系  設(shè)計(jì)  原理  分析  信號(hào)  DSP  實(shí)時(shí)  震動(dòng)  采用  

基于FPGA的Picoblaze核實(shí)現(xiàn)Modbus通信協(xié)議

  • 摘要:給出了一種在Xinlinx的Spartan-3E評(píng)估板上實(shí)現(xiàn)Modbus通信協(xié)議的方法。該方法以PC為上位機(jī),并在評(píng)估板上嵌入Picoblaze軟核作為下位機(jī)來(lái)實(shí)現(xiàn)Modbus通信協(xié)議的功能。文中同時(shí)介紹了使用Xilinx ISE和Picoblaze軟核
  • 關(guān)鍵字: 通信  協(xié)議  Modbus  實(shí)現(xiàn)  FPGA  Picoblaze  基于  

TMS320C54X DSP實(shí)現(xiàn)UART的技術(shù)

  • TMS320C54X DSP實(shí)現(xiàn)UART的技術(shù),TMS320C54x DSP的外設(shè)沒(méi)有集成UJART串口,可以通過(guò)兩種途徑來(lái)實(shí)現(xiàn)TMS320C54X的LJART串口通信功能。一是通過(guò)軟件的方法。二是采用外部接口芯片組,完成RS232信號(hào)的接收和發(fā)送,并以DSP容易快速訪問(wèn)的方式與DSP接口。1
  • 關(guān)鍵字: 技術(shù)  UART  實(shí)現(xiàn)  DSP  TMS320C54X  

基于DSP數(shù)字信號(hào)處理器的墻體裂縫測(cè)圖像的處理

  • 基于DSP數(shù)字信號(hào)處理器的墻體裂縫測(cè)圖像的處理,摘要:為了對(duì)建筑物中的墻體裂縫進(jìn)行高精度和高清晰度地測(cè)量、計(jì)算和處理。文中給出了使用DSP數(shù)字信號(hào)處理器來(lái)對(duì)墻體裂縫圖像進(jìn)行預(yù)處理的具體方法及相關(guān)算法,同時(shí)給出了相應(yīng)的仿真結(jié)果。
    關(guān)鍵字:墻體裂縫監(jiān)測(cè);圖
  • 關(guān)鍵字: 裂縫  圖像  處理  墻體  信號(hào)處理器  DSP  數(shù)字  基于  

基于FPGA和LAN91C111的嵌入式以太網(wǎng)接口設(shè)計(jì)

  • 基于FPGA和LAN91C111的嵌入式以太網(wǎng)接口設(shè)計(jì),摘要:介紹了SMSC公司生產(chǎn)的嵌入式以太網(wǎng)控制器LAN91C111的主要特點(diǎn)及工作原理,并從系統(tǒng)方案、硬件設(shè)計(jì)、軟件設(shè)計(jì)等方面,詳細(xì)介紹了基于ALTERA公司的NIOS II軟核處理器芯片LAN91C111芯片來(lái)實(shí)現(xiàn)以太網(wǎng)互聯(lián)通信的原理
  • 關(guān)鍵字: 接口  設(shè)計(jì)  以太網(wǎng)  嵌入式  FPGA  LAN91C111  基于  

Altera為FPGA提供首款集成100G EFEC解決方案

  • Altera公司今天宣布,開(kāi)始提供業(yè)界第一款集成增強(qiáng)前向糾錯(cuò)(EFEC)IP內(nèi)核,該內(nèi)核針對(duì)高性能StratixIV和Stratix...
  • 關(guān)鍵字: FPGA  100G  EFEC  

π/4-DQPSK差分解調(diào)器的數(shù)字化FPGA設(shè)計(jì)與實(shí)現(xiàn)

  • 摘要:給出了采用FPGA設(shè)計(jì)芯片技術(shù)對(duì)QPSK解調(diào)器進(jìn)行設(shè)計(jì)的實(shí)現(xiàn)方法。該方法可將解調(diào)器中原有的多種專用芯片的功能集成在一片大規(guī)??删幊踢壿嬈骷﨔PGA上,從而實(shí)現(xiàn)了高度集成化和小型化。仿真結(jié)果表明,該方案具有突
  • 關(guān)鍵字: DQPSK  FPGA  差分  解調(diào)器    

數(shù)字控制振蕩器(NCO)的FPGA實(shí)現(xiàn)

  • 摘要:介紹了NCO數(shù)字控制振蕩器的工作原理,詳細(xì)分析了數(shù)控振蕩器的性能指標(biāo)和其在FPGA中的實(shí)現(xiàn)方法,最后給出了新設(shè)計(jì)的數(shù)控振蕩器在QUARTUSII中的仿真結(jié)果。
    關(guān)鍵詞:數(shù)控振蕩器(NCO);無(wú)雜散動(dòng)態(tài)范圍(SFDR);FPG
  • 關(guān)鍵字: FPGA  NCO  數(shù)字控制  振蕩器    

基于FPGA的VGA控制器實(shí)現(xiàn)

  • 摘要:依據(jù)標(biāo)準(zhǔn)的VGA顯示接口的顯示原理,介紹了一種利用可編程邏輯器件FPGA,并以VerilogHDL語(yǔ)言為邏輯描述工具來(lái)完成VGA接口的控制,從而實(shí)現(xiàn)簡(jiǎn)單的彩色條紋顯示的具體方法。
    關(guān)鍵宇:VGA;FPGA;VerilogHDL;彩色
  • 關(guān)鍵字: FPGA  VGA  控制器    

基于FPGA的IRTG-B碼編解碼器的設(shè)計(jì)與實(shí)現(xiàn)

  • 摘要:為提高整個(gè)系統(tǒng)時(shí)間的同步精度,以便為測(cè)量設(shè)備提供可靠的時(shí)間信息和標(biāo)準(zhǔn)頻率信號(hào),給出了一種基于FPGA的IRIG-B編解碼器的設(shè)計(jì)與實(shí)現(xiàn)方法。新系統(tǒng)基于模塊化設(shè)計(jì),其中編碼部分完成標(biāo)準(zhǔn)時(shí)間信息及相應(yīng)的BCD碼的
  • 關(guān)鍵字: IRTG-B  FPGA  編解碼器    

免費(fèi)的 I/O:改進(jìn) FPGA 時(shí)鐘分配控制

  • 可編程時(shí)鐘器件集成了主要的時(shí)序元件,如一個(gè)PLL、分頻器、扇出緩沖器、零延遲緩沖器,從而節(jié)省電路板面積、降低成本,并提高性能。使用諸如ispClock5400D系列器件,設(shè)計(jì)人員可以更好地規(guī)劃其特定系統(tǒng)的理想時(shí)鐘產(chǎn)生和分配電路,更好地利用其FPGA上的I/O。
  • 關(guān)鍵字: 分配  控制  時(shí)鐘  FPGA  I/O  改進(jìn)  免費(fèi)  

基于DSP和增量式PI電壓環(huán)控制的逆變器研究

  • 基于DSP和增量式PI電壓環(huán)控制的逆變器研究,摘要:研究了一種基于數(shù)字控制的逆變器,該方案采用電壓瞬時(shí)值環(huán)控制,以提高輸出穩(wěn)定性,同時(shí)兼顧輸出動(dòng)態(tài)性能。反饋電路中采用增量式PI法則,并對(duì)PI增量及PI輸出進(jìn)行限幅控制,避免因誤擾動(dòng)造成輸出的不穩(wěn)定,進(jìn)一步
  • 關(guān)鍵字: 控制  逆變器  研究  電壓  PI  DSP  增量  基于  

基于DSP控制的25Hz逆變電源抗負(fù)荷沖擊策略

  • 基于DSP控制的25Hz逆變電源抗負(fù)荷沖擊策略,摘要:提出了一種數(shù)字控制25Hz逆變器抗沖擊負(fù)荷的保護(hù)策略,通過(guò)計(jì)算等效輸出阻抗的方法,對(duì)逆變器起到了有效的保護(hù)作用。通過(guò)實(shí)驗(yàn)進(jìn)行了驗(yàn)證,并給出了實(shí)驗(yàn)波形。關(guān)鍵詞:逆變器;沖擊負(fù)荷;數(shù)字信號(hào)處理器0 引言
  • 關(guān)鍵字: 負(fù)荷  沖擊  策略  逆變電源  25Hz  DSP  控制  基于  

基于DSP的靜電除塵用三相電源的研制

  •   摘要:采用數(shù)字信號(hào)處理器(DSP)作為控制核心,結(jié)合靜電除塵場(chǎng)合高壓電源的特點(diǎn),介紹了以晶閘管作為執(zhí)行部件的三相電源的控制策略及其實(shí)現(xiàn),在三相電源實(shí)驗(yàn)樣機(jī)的基礎(chǔ)上,得出了實(shí)驗(yàn)波形。與常規(guī)的單片機(jī)控制相比,以DSP作為控制核心的靜電除塵用三相電源對(duì)于火花處理更迅速,控制和采樣部分硬件電路更簡(jiǎn)單。   關(guān)鍵詞:三相交流調(diào)壓;DSP;控制策略   引言   國(guó)際、國(guó)內(nèi)目前使用的電除塵器供電電源裝置主要是以可控硅移相調(diào)壓控制的高壓硅整流(T/R)設(shè)備(簡(jiǎn)稱常規(guī)電源)為主,按照供電方式不同,分為單相電源和
  • 關(guān)鍵字: DSP  三相交流調(diào)壓  201103  
共9912條 395/661 |‹ « 393 394 395 396 397 398 399 400 401 402 » ›|

fpga+dsp介紹

您好,目前還沒(méi)有人創(chuàng)建詞條fpga+dsp!
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。    創(chuàng)建詞條

熱門(mén)主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473