dsp+fpga 文章 最新資訊
為FPGA軟處理器選擇操作系統(tǒng)(08-100)

- 操作系統(tǒng)能夠提高可移植性,并提供多種經(jīng)過測試的抽象層,服務(wù)層和應(yīng)用模塊層以供選擇,從而加快產(chǎn)品上市時間并減少應(yīng)用程序出錯的可能性。然而,選擇一個嵌入式操作系統(tǒng)( OS )從來就不是一個簡單的過程,因為集成嵌入式軟件的方式選擇余地很大,你可以完全都由自己來編寫,或通過商業(yè)定制專門實時操作系統(tǒng),也可以直接購買通用操作系統(tǒng)不作任何修改,現(xiàn)成的通用操作系統(tǒng)。FPGA性能的提高和軟處理器核的出現(xiàn),直接導(dǎo)致了可編程邏輯SoC解決方案的產(chǎn)生,隨著這一變化,關(guān)于選擇標準,設(shè)計方案以及折中考慮等傳統(tǒng)經(jīng)驗也需要與時俱進以
- 關(guān)鍵字: 萊迪思 FPGA 操作系統(tǒng)
混合信號的FPGA促進臨床醫(yī)療應(yīng)用發(fā)展
- 由于醫(yī)療服務(wù)成本的不斷攀升、慢性病的流行、人口的老齡化,以及中國、印度和巴西等大規(guī)模新興市場的崛起,對價...
- 關(guān)鍵字: FPGA 醫(yī)療設(shè)備 混合信號
Tensilica授權(quán)富士通Diamond330HiFi音頻DSP進行便攜消費類電子設(shè)計
- Tensilica日前宣布,授權(quán)日本東京富士通微電子公司Diamond 330HiFi音頻DSP,用于便攜消費類電子設(shè)計。 富士通微電子IP平臺解決方案事業(yè)部總經(jīng)理Yoshio Kuniyasu表示:“富士通選擇Tensilica公司Diamond 330HiFi音頻DSP用于客戶的便攜消費類電子設(shè)計。我們的客戶認識到Tensilica的音頻解決方案在低功耗及廣泛的音頻算法軟件支持方面,是目前最好的選擇。” Tensilica市場兼業(yè)務(wù)發(fā)展副總裁Steve Rodd
- 關(guān)鍵字: Tensilica DSP 富士通
ARM在數(shù)字化遠程視頻監(jiān)控系統(tǒng)的應(yīng)(05-100)

- 本文針對低設(shè)備成本、低運行成本和超遠距離的視頻監(jiān)控系統(tǒng)應(yīng)用提出了解決方案,使用ARM嵌入式處理器和Linux操作系統(tǒng)構(gòu)建嵌入式系統(tǒng),開發(fā)出可實際應(yīng)用的遠程視頻監(jiān)控系統(tǒng),適用于低分辨率、低成本、長距離的監(jiān)控應(yīng)用?!?/li>
- 關(guān)鍵字: ARM 嵌入式系統(tǒng) FPGA
降低告訴DSP系統(tǒng)設(shè)計中的電源噪聲(05-100)

- 具有較高時鐘率和速度的高速DSP系統(tǒng)設(shè)計正在變得日益復(fù)雜。結(jié)果,增加了噪聲源數(shù)。現(xiàn)在,高端DSP的時鐘率(1GHz)和速度(500MHZ)產(chǎn)生可觀的諧波,這些是由于PCB線跡的作用如同天線所致。由此引起的噪聲使音頻、視頻、圖像和通信功能降低并對達到FCC/CE商標認證造成問題。為了降低電源噪聲,對于高速DSP系統(tǒng)設(shè)計人員來講,識別和找出可能的噪聲原因以及采用良好的高速設(shè)計實踐是關(guān)鍵。本文說明交擾、鎖相環(huán)(PLL)、去耦/體電容器在降低噪聲中的重要性。
- 關(guān)鍵字: TI DSP
數(shù)據(jù)轉(zhuǎn)換器串引LVDS接口改善板布線(05-100)

- 系統(tǒng)往往需要信號傳輸,在信號傳輸中不希望共模信號,共模信號處理困難。某些設(shè)計把來自傳感器輸出的單端信號轉(zhuǎn)換為全差分信號,然后,把此信號送到差分輸出ADC下游。這樣做的優(yōu)點是在差分線上引起的最大噪聲在兩條線上是共同的(假定差分線是對稱的)。
- 關(guān)鍵字: NS DSP ADC12QS065
基于FPGA的高速可變周期脈沖發(fā)生器的設(shè)計

- 1 引 言 要求改變脈沖周期和輸出脈沖個數(shù)的脈沖輸出電路模塊在許多工業(yè)領(lǐng)域都有運用。采用數(shù)字器件設(shè)計周期和輸出個數(shù)可調(diào)節(jié)的脈沖發(fā)生模塊是方便可行的。為了使之具有高速、靈活的優(yōu)點,本文采用Atelra公司的可編程芯片F(xiàn)PGA設(shè)計了一款周期和輸出個數(shù)可變的脈沖發(fā)生器。經(jīng)過板級調(diào)試獲得良好的運行效果。 2 總體設(shè)計思路 脈沖的周期由高電平持續(xù)時間與低電平持續(xù)時間共同構(gòu)成,為了改變周期,采用兩個計數(shù)器來分別控制高電平持續(xù)時間和低電平持續(xù)時間。計數(shù)器采用可并行加載初始值的N位減法計數(shù)器。設(shè)定:
- 關(guān)鍵字: FPGA 脈沖發(fā)生器
視頻監(jiān)控應(yīng)用拓寬兩種方案各有千秋
- 盡管現(xiàn)在還面臨國際金融危機的考驗,但業(yè)界仍然看好今年的視頻監(jiān)控市場。網(wǎng)絡(luò)視頻監(jiān)控技術(shù)的應(yīng)用,又將產(chǎn)業(yè)發(fā)展帶到了一個新的高度,它將引領(lǐng)產(chǎn)業(yè)的又一次變革。用戶對圖像清晰度、處理速度和智能分析方面更高的要求,將促使視頻監(jiān)控技術(shù)向高清化、系統(tǒng)化、智能化發(fā)展,這已經(jīng)成為當前技術(shù)發(fā)展的重要方向。 中國視頻監(jiān)控市場規(guī)模預(yù)測(2007-2012) 數(shù)據(jù)來源:IDC  
- 關(guān)鍵字: 金融危機 視頻 監(jiān)控 IP DSP ASIC
dsp+fpga介紹
您好,目前還沒有人創(chuàng)建詞條dsp+fpga!
歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
