首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> dsp+fpga

dsp+fpga 文章 最新資訊

基于單片機(jī)、EDA技術(shù)的波形發(fā)生器的設(shè)計(jì)

基于DSP的運(yùn)動(dòng)控制器的研究與開(kāi)發(fā)

  • 摘要: 由于DSP將超強(qiáng)的高速實(shí)時(shí)處理能力和豐富的外設(shè)功能集于一身,目前,以DSP為核心的嵌入式運(yùn)動(dòng)控制器已經(jīng)成為開(kāi)放式運(yùn)動(dòng)控制器的發(fā)展主流,并獲得廣泛的應(yīng)用。本文通過(guò) 對(duì)運(yùn)動(dòng)控制器基本功能的研究,在分析、消
  • 關(guān)鍵字: 研究  開(kāi)發(fā)  控制器  運(yùn)動(dòng)  DSP  基于  

FPGA的可重構(gòu)測(cè)控系統(tǒng)應(yīng)用設(shè)計(jì)的研究

  • 1可重構(gòu)測(cè)控系統(tǒng)的提出測(cè)控系統(tǒng)一般是指基于計(jì)算機(jī)實(shí)現(xiàn)數(shù)據(jù)采集和控制的系統(tǒng)。測(cè)控系統(tǒng)在工業(yè)現(xiàn)場(chǎng)控制、家...
  • 關(guān)鍵字: FPGA  測(cè)控系統(tǒng)  應(yīng)用設(shè)計(jì)  

千兆位無(wú)源光網(wǎng)絡(luò)(07-100)

  •   在2005年,F(xiàn)SAN(全業(yè)務(wù)接入網(wǎng))組商定了千兆位無(wú)源光網(wǎng)絡(luò)(GPON)規(guī)范(見(jiàn)圖1)。此規(guī)范建立了語(yǔ)音、數(shù)據(jù)和視頻具有成本效益的遞交過(guò)程,這包括遞交到終端用戶的服務(wù)質(zhì)量?!甪irst mile’接入技術(shù)采用光纖連接(光纖到用戶系統(tǒng)連接)可增加寬帶內(nèi)容選擇。GPON很可能超過(guò)以太網(wǎng)無(wú)源光網(wǎng)絡(luò)成為未來(lái)光網(wǎng)絡(luò)的選擇。
  • 關(guān)鍵字: FSAN  GPON  FPGA  

內(nèi)插和數(shù)字上變頻技術(shù)(07-100)

  •   在軟件無(wú)線電和測(cè)試儀器中,設(shè)計(jì)人員采用多種數(shù)字信號(hào)處理(DSP)技術(shù)來(lái)改善系統(tǒng)性能。內(nèi)插法是一種DSP技術(shù),可以用內(nèi)插法提高數(shù)字信號(hào)采樣率。在采用零差式上變頻的收發(fā)器中,內(nèi)插法可以改善模擬性能。此外,在外差(用中頻)上變頻中,需要使能帶數(shù)字載波的混頻基帶信號(hào)。此稱之為數(shù)字上變頻。因此,內(nèi)插法在現(xiàn)代通信系統(tǒng)中有一定的實(shí)用性。
  • 關(guān)鍵字: 變頻  DSP  RF  

SERDES的FPGA實(shí)現(xiàn)(07-100)

  •   芯片功能的增加和數(shù)據(jù)吞吐量的要求,促使芯片行業(yè)從較低數(shù)據(jù)率的并行連接,轉(zhuǎn)向較高速度的串行連接。SERDES(Serializer-Dese rializer,)是經(jīng)高速差分對(duì),而不是經(jīng)較低速度的并行總線傳輸串行化的數(shù)據(jù)。一個(gè)實(shí)例是用單個(gè)PCI-Express通道,替代傳統(tǒng)的32位、64MHz PCI總線(可達(dá)到2.112Gb/s),僅用4條線(運(yùn)行在2.5GHz),可達(dá)到4Gb/s總數(shù)據(jù)率。簡(jiǎn)言之,SERDES協(xié)議允許用較少的引腳數(shù)傳輸較高的數(shù)據(jù)率。
  • 關(guān)鍵字: SERDES  FPGA  

適合無(wú)線應(yīng)用的FPGA(07-100)

  •   大量出現(xiàn)的無(wú)線應(yīng)用具有嚴(yán)格的功耗設(shè)計(jì)要求和低價(jià)格。除功耗和低價(jià)設(shè)計(jì)任務(wù)外,還有高數(shù)據(jù)率要求和符合行業(yè)標(biāo)準(zhǔn)。系統(tǒng)設(shè)計(jì)師也需要保證最后產(chǎn)品的高性能和靈活性。
  • 關(guān)鍵字: IF  FPGA  OFDMA  WiMAX  

無(wú)線基站中的FPGA和DSP組合(07-100)

  •   FPGA和DSP之間的“智能配分”可使無(wú)線系統(tǒng)設(shè)計(jì)師獲得最佳性能組合和成本——效能。應(yīng)用DSP和FPGA組合可使成本降低。對(duì)于無(wú)線基站,組合有DSP可編程邏輯的系統(tǒng)配分,可促使更大的產(chǎn)品設(shè)計(jì)和市場(chǎng)成功率。
  • 關(guān)鍵字: FPGA  DSP  

TensilicaHiFi2支持新的藍(lán)牙SBC編解碼器

  •         TensilicaHiFi2音頻DSP支持新一代的藍(lán)牙SBC編解碼器         更方便地為編寫設(shè)備添加藍(lán)牙音頻         美國(guó)加州SANTACLARA2009年2月25日訊–Tensilica今日宣布,即將推出基于HiFi2音頻DSP的藍(lán)牙SBC(Sub-
  • 關(guān)鍵字: Tensilica  藍(lán)牙  SBC  DSP  

基于模糊控制的遲早門同步器及其FPGA實(shí)現(xiàn)

  • 在數(shù)字通信系統(tǒng)中,必須以符號(hào)速率對(duì)解調(diào)器的輸出進(jìn)行周期性地采樣.為此,接收器需要一個(gè)采樣時(shí)鐘信號(hào),這個(gè)時(shí)鐘信號(hào)的頻率和符號(hào)速率相等,相位則必須保證采樣時(shí)刻是最佳的.在接收器中獲得這個(gè)采樣時(shí)鐘的過(guò)程被稱為符號(hào)
  • 關(guān)鍵字: FPGA  模糊控制  同步器    

如何發(fā)現(xiàn)并解決FPGA設(shè)計(jì)中的時(shí)序問(wèn)題

  • 耗費(fèi)數(shù)月精力做出的設(shè)計(jì)卻無(wú)法滿足時(shí)序要求,這確實(shí)非常令人傷心。然而,試圖正確地對(duì)設(shè)計(jì)進(jìn)行約束以保證滿足時(shí)序要求的過(guò)程幾乎同樣令人費(fèi)神。找到并確定時(shí)序約束本身通常也是非常令人頭痛的問(wèn)題。時(shí)序問(wèn)題的惱人之
  • 關(guān)鍵字: FPGA  發(fā)現(xiàn)  時(shí)序    

PCB版圖設(shè)計(jì)DD基于高速FPGA的PCB設(shè)計(jì)技術(shù)

  • 如果高速PCB設(shè)計(jì)能夠像連接原理圖節(jié)點(diǎn)那樣簡(jiǎn)單,以及像在計(jì)算機(jī)顯示器上所看到的那樣優(yōu)美的話,那將是一件多么美好的事情。然而,除非設(shè)計(jì)師初入PCB設(shè)計(jì),或者是極度的幸運(yùn),實(shí)際的PCB設(shè)計(jì)通常不像他們所從事的電路設(shè)
  • 關(guān)鍵字: PCB  FPGA  版圖設(shè)計(jì)  設(shè)計(jì)技術(shù)    

迎合三重播放業(yè)務(wù)時(shí)代需要的基礎(chǔ)局端 DSP

  • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
  • 關(guān)鍵字: DSP  IO  

IIC首次西部開(kāi)展,德州儀器攜領(lǐng)先技術(shù)登陸西安

  • ??????? 2009年2月27日,北京訊,第十四屆國(guó)際集成電路展覽會(huì)暨研討會(huì)(IIC China 2009)將于3月2日在西安開(kāi)幕。全球領(lǐng)先的半導(dǎo)體供應(yīng)商德州儀器(TI)將攜其陣容強(qiáng)大的領(lǐng)先產(chǎn)品與解決方案將亮相于本次盛會(huì)。 ??????? 西安是2009年IIC展會(huì)新增城市,作為IIC China最早的參展廠商之一,TI一直高度關(guān)注中國(guó)市場(chǎng),并非??春眠@一西部科
  • 關(guān)鍵字: TI  DSP  IIC  便攜式  測(cè)量系統(tǒng)  

迎合三重播放業(yè)務(wù)時(shí)代需要的基礎(chǔ)局端 DSP(08-100)

  •   語(yǔ)音/數(shù)據(jù)/媒體網(wǎng)絡(luò)的興起要求高性能與高速 IO 完美結(jié)合。本文將探討如何選擇可滿足上述要求的 DSP,為引導(dǎo)系統(tǒng)提供低成本解決方案。
  • 關(guān)鍵字: TI  DSP  IO  
共9913條 526/661 |‹ « 524 525 526 527 528 529 530 531 532 533 » ›|

dsp+fpga介紹

您好,目前還沒(méi)有人創(chuàng)建詞條dsp+fpga!
歡迎您創(chuàng)建該詞條,闡述對(duì)dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。    創(chuàng)建詞條

熱門主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473