dsp+fpga 文章 最新資訊
每分鐘美化3600幅畫面的大師

- 在人手一支照相手機(jī)、數(shù)碼相機(jī)或者DV的年代,每個(gè)人都可以都在隨時(shí)隨地捕捉和制作畫面。在HDTV日漸盛行的年代,我們希望自己看到的每一幅畫面都絢麗多姿。不過,并非每個(gè)人都是攝影大師,我們?cè)S多人弄出來的畫面并不那么漂亮。過去,攝影大師都要借助于暗房技術(shù)來制作出精美的照片。如今,高水平的攝影愛好者都懂得使用Photoshop這類軟件來美化照片?,F(xiàn)在的問題是,如果要對(duì)HDTV電視畫面進(jìn)行美化,有多少Photoshop大師也不夠用啊! 有一位大師,他不僅懂得怎樣讓一幅畫面變得更美,而且發(fā)明了一種可以植入芯
- 關(guān)鍵字: DarbeeVision FPGA IP GPU
安森美半導(dǎo)體榮獲龍旗控股頒發(fā) “優(yōu)秀供應(yīng)商”獎(jiǎng)
- 應(yīng)用于綠色電子產(chǎn)品的首要高性能、高能效硅方案供應(yīng)商安森美半導(dǎo)體(ON Semiconductor)宣布榮獲全球領(lǐng)先的無線通訊技術(shù)產(chǎn)品和服務(wù)提供商龍旗控股(簡(jiǎn)稱“龍旗”)頒發(fā)的“2009年度優(yōu)秀供應(yīng)商”獎(jiǎng)。這是龍旗控股連續(xù)第四年授予安森美半導(dǎo)體領(lǐng)先供應(yīng)商獎(jiǎng)項(xiàng)。 龍旗控股從200家供應(yīng)商中甄選出安森美半導(dǎo)體等少數(shù)合作伙伴。這獎(jiǎng)項(xiàng)的評(píng)選標(biāo)準(zhǔn)包括供應(yīng)商滿足技術(shù)、質(zhì)量、回應(yīng)速度、交貨和成本目標(biāo)的能力。 這獎(jiǎng)項(xiàng)表彰安森美半導(dǎo)體的優(yōu)秀表現(xiàn),為龍旗提供了他們
- 關(guān)鍵字: 安森美 LED驅(qū)動(dòng)器 DSP
滿足嵌入式系統(tǒng)應(yīng)用的多核處理器SoC設(shè)計(jì)
- 隨著嵌入式處理需求的快速增長(zhǎng),系統(tǒng)架構(gòu)正朝著多處理器設(shè)計(jì)的方向發(fā)展,以解決單處理器系統(tǒng)復(fù)雜度太高和計(jì)...
- 關(guān)鍵字: FPGA SoC 嵌入式系統(tǒng) 多核處理器 賽靈思 MicroBlaze
德州儀器推出新型 FPGA 擴(kuò)展板
- 日前,德州儀器 (TI) 宣布推出專用于 DK-LM3S9B96 開發(fā)套件的新型 Stellaris FPGA 擴(kuò)展板,可顯著加速開發(fā)低成本安全接入控制系統(tǒng)及其它需要高速外部處理單元接口的應(yīng)用。這款全新電路板使開發(fā)人員能夠輕松評(píng)估 Stellaris 微處理器 (MCU) 高靈活性外設(shè)接口 (EPI) 的高帶寬機(jī)器對(duì)機(jī)器 (M2M) 并行接口功能。EPI 的 M2M 模式可支持高達(dá) 32 位的數(shù)據(jù)寬度以及高達(dá)每秒 150 MB 的數(shù)據(jù)速率,專用于幫助低成本安全接入控制應(yīng)用的開發(fā)人員將攝像系統(tǒng)或低分辨率
- 關(guān)鍵字: TI FPGA 開發(fā)套件
DNLMS濾波器的FPGA實(shí)現(xiàn)

- 自適應(yīng)濾波器的研究是近年來研究的熱門方向,在PFGA中實(shí)現(xiàn)高速的自適應(yīng)濾波器的設(shè)計(jì)更是一個(gè)熱點(diǎn),在此采用DSP Builder系統(tǒng)建模的方法,在FPGA中實(shí)現(xiàn)了歸一化LMS算法,實(shí)驗(yàn)結(jié)果表明:用DSPBuilder設(shè)計(jì)的8階DNLMS算法比用底層的VHDL代碼設(shè)計(jì)效率更高,靈活性更大,速度更快。同樣比通用的DSP芯片設(shè)計(jì)的8階NLMS濾波器處理速度快了20多倍。如果將8階NLMS濾波器擴(kuò)展到512階或者1 024階,可以很好地應(yīng)用于自適應(yīng)回聲消除等很多自適應(yīng)濾波的領(lǐng)域。
- 關(guān)鍵字: 實(shí)現(xiàn) FPGA 濾波器 DNLMS
一種基于FPGA的NoC驗(yàn)證平臺(tái)的構(gòu)建
- 半導(dǎo)體工藝技術(shù)進(jìn)入深亞微米時(shí)代后,基于總線系統(tǒng)芯片SoC(SvstemonChip)的體系結(jié)構(gòu)在物理設(shè)計(jì)、通信帶...
- 關(guān)鍵字: FPGA NoC 驗(yàn)證平臺(tái)
一種基于FPGA的新型數(shù)字電壓表研究與設(shè)計(jì)
- 數(shù)字電壓表是大學(xué)物理教學(xué)和實(shí)驗(yàn)中的重要儀表,其數(shù)字化是指將連續(xù)的模擬電壓量轉(zhuǎn)換成不連續(xù)、離散的數(shù)字...
- 關(guān)鍵字: FPGA 數(shù)字電壓表 A/D
基于TMS320 DM642的多路視頻處理系統(tǒng)設(shè)計(jì)

- 引言 但是隨著視頻監(jiān)控市場(chǎng)的飛速擴(kuò)大,目前市面上的一些視頻監(jiān)控系統(tǒng)缺點(diǎn)逐漸顯現(xiàn),包括成本高昂、路數(shù)少、實(shí)時(shí)性差以及畫質(zhì)不佳,且由于不同場(chǎng)合監(jiān)控需求不一樣使得用戶對(duì)監(jiān)控產(chǎn)品的靈活性和針對(duì)性提出了更高的要求。本設(shè)計(jì)采用TI公司的TMS320DM642多媒體處理芯片作為主控芯片,將成本控制在可行范圍內(nèi),并且充分利用芯片內(nèi)核的高速處理能力保證監(jiān)控系統(tǒng)實(shí)時(shí)性,是一種兼顧成本及監(jiān)控質(zhì)量的好方法。 TMS320DM642(以下簡(jiǎn)稱DM642)是TI公司的一款專門為數(shù)字媒體應(yīng)用設(shè)計(jì)開發(fā)的32-bit定點(diǎn)D
- 關(guān)鍵字: TI 視頻處理 DSP TMS320DM642
基于FPGA的多路正弦波信號(hào)發(fā)生器專用芯片設(shè)計(jì)
- 基于開源思想與SOPC技術(shù),采用32位開源軟核處理器OR1200和開源軟核DDS,在FPGA上實(shí)現(xiàn)了頻率、相位可預(yù)置并且可調(diào)的3路正弦波信號(hào)發(fā)生器專用芯片的設(shè)計(jì)。該專用芯片基于OR1200固化專用程序?qū)崿F(xiàn),通過UART傳輸控制數(shù)據(jù),可同時(shí)控制3路正弦波的產(chǎn)生,其頻率范圍為1 Hz~100 MHz,步進(jìn)頻率為1 Hz,相位范圍為0°~359°。設(shè)計(jì)方案在DE2-70開發(fā)板上進(jìn)行了實(shí)際驗(yàn)證,證明了設(shè)計(jì)的正確性和可行性。
- 關(guān)鍵字: FPGA 多路 正弦波信號(hào) 發(fā)生器
德州儀器 C64x 架構(gòu)采用 Linux 內(nèi)核
- 日前,德州儀器 (TI) 宣布為其 C64x 系列數(shù)字信號(hào)處理器 (DSP) 與多內(nèi)核片上系統(tǒng) (SoC) 提供 Linux 內(nèi)核支持,以充分滿足通信與關(guān)鍵任務(wù)基礎(chǔ)設(shè)施、醫(yī)療診斷以及高性能測(cè)量測(cè)試等應(yīng)用需求??蛻粽諠u將開源代碼作為產(chǎn)品的重要組成部分,因此應(yīng)用開發(fā)人員將充分受益于 TI 高性能 DSP 采用 Linux 的優(yōu)勢(shì),可減少軟件開發(fā),并集中更多的精力在其應(yīng)用中實(shí)現(xiàn)特性與軟件的差異化。 Nash Technologies 的 Olaf Soentgen 指出:“TI 基于 C
- 關(guān)鍵字: TI DSP SoC C64x
基于CPLD的IEEE1149.1 USB下載電纜設(shè)計(jì)
- 引言隨著片上系統(tǒng)(SoC,SystemonChip)時(shí)代的到來,包括復(fù)雜可編程邏輯器件(CPLD,ComplexProgrammab...
- 關(guān)鍵字: FPGA CPLD USB下載電纜 IEEE1149.1
歐勝獲Tensilica高保真音頻授權(quán)以提供高質(zhì)量聲效平臺(tái)
- 歐勝微電子有限公司和泰思立達(dá)有限公司(Tensilica®,Inc.) 日前宣布雙方簽署了一項(xiàng)關(guān)于創(chuàng)建一個(gè)低功耗、高清晰度(HD)聲音平臺(tái)的許可協(xié)議。 通過將歐勝世界領(lǐng)先的混合信號(hào)技術(shù)和音頻專長(zhǎng)與泰思立達(dá)創(chuàng)新的高保真音頻數(shù)字處理器(DSP)內(nèi)核相結(jié)合,這一許可協(xié)議將高清晰度聲效帶給了包括移動(dòng)電話、上網(wǎng)本、智能本、數(shù)字電視以及其它多媒體設(shè)備在內(nèi)的各種多媒體平臺(tái)。 相對(duì)于當(dāng)前消費(fèi)電子世界中的高清晰度視頻這一項(xiàng)既定標(biāo)準(zhǔn),這項(xiàng)合作將為高清晰度聲效確定基準(zhǔn),并且滿足消費(fèi)者對(duì)清靈通透音頻的需求
- 關(guān)鍵字: 歐勝 混合信號(hào) DSP
賽靈思ISE 12設(shè)計(jì)套件用智能時(shí)鐘門控技術(shù)降低動(dòng)態(tài)功耗30%
- 全球可編程平臺(tái)領(lǐng)導(dǎo)廠商賽靈思公司(Xilinx, Inc.)日前推出 ISE 12軟件設(shè)計(jì)套件,實(shí)現(xiàn)了具有更高設(shè)計(jì)生產(chǎn)力的功耗和成本的突破性優(yōu)化。ISE 設(shè)計(jì)套件首次利用“智能”時(shí)鐘門控技術(shù),將動(dòng)態(tài)功耗降低多達(dá) 30%。此外,該新型套件還提供了基于時(shí)序的高級(jí)設(shè)計(jì)保存功能、為即插即用設(shè)計(jì)提供符合 AMBA 4 AXI4 規(guī)范的IP支持,同時(shí)具備第四代部分重配置功能的直觀設(shè)計(jì)流程,可降低多種高性能應(yīng)用的系統(tǒng)成本。 在為所有 Xilinx Virtex-6 和 Spartan-
- 關(guān)鍵字: Xilinx FPGA 軟件設(shè)計(jì)套件
dsp+fpga介紹
您好,目前還沒有人創(chuàng)建詞條dsp+fpga!
歡迎您創(chuàng)建該詞條,闡述對(duì)dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
