dsp+fpga 文章 最新資訊
Xilinx FPGA開發(fā)環(huán)境的配置

- 一、配置Modelsim ISE的Xilinx的仿真庫 1、編譯仿真庫: A、先將Modelsim安裝目錄C=Modeltech_6.2b下面的modelsim.ini改成存檔格式(取消只讀模式); B、在DOS環(huán)境中,進入Xilinx的根目錄,然后依次進入bin,nt目錄; C、compxlib -s mti_se -f all -l all -o C:Modeltech_6.2bxilinx_libs。 注意:需要根據(jù)你安裝的modelsi
- 關(guān)鍵字: FPGA Xilinx 仿真 開發(fā)環(huán)境 配置
TI C2000 DSP大獎賽決賽在合肥工大圓滿舉行

- ??????? 本次大賽是TI第一次舉辦C2000系列DSP的大賽,分為自由命題組和TI命題組,吸引了來自合肥工業(yè)大學(xué)、南京航空航天大學(xué)、清華大學(xué)、上海交通大學(xué)、同濟大學(xué)、湖北汽車工業(yè)學(xué)院、北京化工大學(xué)、東北電力大學(xué)等十幾支參賽對伍。C2000 DSP在馬達控制、高速傳感、數(shù)字電源等方面得到了廣泛的設(shè)計應(yīng)用,有些設(shè)計產(chǎn)品已經(jīng)在產(chǎn)業(yè)屆得到了良好的市場反映,如合肥工業(yè)大學(xué)的基于TMS320F2812的配網(wǎng)自動化終端FTU的設(shè)計和實現(xiàn)
- 關(guān)鍵字: 合眾達 TI DSP C2000
運動控制和混合信號FPGA

- 隨著電子元件的性能和集成度不斷提高而價格卻不斷降低,電子控制單元的發(fā)展正一日千里。隨著各種技術(shù)和應(yīng)用大量涌現(xiàn),從家電領(lǐng)域到工業(yè)自動化生產(chǎn)線,大家關(guān)注的重點還是在增加設(shè)計和提高電源效率的同時能減少設(shè)計、開發(fā)和整體的系統(tǒng)成本。 與此同時,運動控制應(yīng)用的復(fù)雜程度也越來越高,已從簡單的開/關(guān)型控制向在高度集成環(huán)境中具備精確控制的可變速應(yīng)用發(fā)展。無論是交流、直流、有刷和無刷電機的各種控制電路主要由三部分構(gòu)成:人機界面、微控制器(MCU) 和控制邏輯。對于閉環(huán)運動控制,傳感器接口是外加的一個元件(圖1)。將
- 關(guān)鍵字: FPGA 運動控制 MCU 傳感器 PWM CAN QEI
基于構(gòu)件技術(shù)的嵌入式系統(tǒng)復(fù)用軟件設(shè)計

- 引言 對嵌入式軟件構(gòu)件平臺而言,其支撐平臺首先是一個嵌入式實時多任務(wù)操作系統(tǒng),其次為整個軟件構(gòu)件的設(shè)計提供開發(fā)工具和集成環(huán)境。在支撐平臺的設(shè)計過程中,可以借鑒領(lǐng)域工程的思想,將整個嵌入式實時多任務(wù)操作系統(tǒng)設(shè)計成一個系統(tǒng)級的軟件構(gòu)件庫。這樣不但實現(xiàn)了嵌入式操作系統(tǒng)的可裁剪性,而且由于從嵌入式操作系統(tǒng)到應(yīng)用程序的設(shè)計都是基于離散化的軟件構(gòu)件,因此方便了嵌入式控制應(yīng)用軟件設(shè)計時的集成和調(diào)試。為了方便軟件構(gòu)件的管理,可以將系統(tǒng)級和應(yīng)用級的軟件構(gòu)件庫綜合成一個功能完備的軟件構(gòu)件庫。它包括從嵌入式控制系統(tǒng)的
- 關(guān)鍵字: 嵌入式 軟件構(gòu)件平臺 操作系統(tǒng) DSP
Xilinx推出LogiCORE Turbo編解碼器解決方案
- 賽靈思公司(Xilinx, Inc.)推出針對LTE無線系統(tǒng)的性能優(yōu)化可編程Turbo編碼解決方案。利用Spartan® 和 Virtex®現(xiàn)場可編程門陣列(FPGA)嵌入的數(shù)字信號處理(DSP)能力, 新推出的Xilinx 3GPP LTE Turbo 編碼器和解碼器LogiCORE™ 產(chǎn)品提供了高達200 Mbps的吞吐能力,可滿足不斷演化的長期演進(LTE)標準對現(xiàn)代無線系統(tǒng)提出的語音和日益增長的數(shù)據(jù)通信要求。 Turbo碼最初專為3G無線系統(tǒng)的商用
- 關(guān)鍵字: Xilinx LTE Turbo FPGA DSP 編碼器 解碼器
基于TMS320C50的通用語音信號處理系統(tǒng)

- 語言是人類相互溝通信息的重要工個。隨著現(xiàn)代科學(xué)技術(shù)的發(fā)展,特別是語音通信和各種語音產(chǎn)品的廣泛普及,語音信號的數(shù)字化處理在越來越多的領(lǐng)域中發(fā)揮著巨大的作用。目前,各種以語言信號數(shù)字處理為特點的商品已經(jīng)進入市場,商品化的語音信號處理機也已問世,如KAY公司的CSL TM(Computerized Speech Lab)。 一個完備的語音信號處理系統(tǒng)不但要具備語音信號的采集和回放功能,而且更重要的是要能完成復(fù)雜的語音信號分析和處理算法。通常這些算法運算量大,且又要滿足實時或準實時的快速高效處理要求,因
- 關(guān)鍵字: DSP 語音 信號處理
多核設(shè)計需掌握關(guān)鍵技術(shù)
- 過去一段時間以來,收益遞減法則(Law of Diminishing Return)在傳統(tǒng)處理器架構(gòu)的進展方面已經(jīng)明顯體現(xiàn)出來。每一代新工藝幾何尺寸和新興微架構(gòu)的進步,在相應(yīng)性能上所能帶來的增益正在逐漸減少──顯然,借助更快速度以實現(xiàn)摩爾定律的方法不再靈驗!功耗和微架構(gòu)改良的限制,使單一處理器的發(fā)展前景受挫,業(yè)界的關(guān)注焦點已轉(zhuǎn)向多處理器或多核芯片架構(gòu)的開發(fā)潛力。 由于多核主要是用于克服單處理器系統(tǒng)局限性的,所以很多人認為,采用多核純粹是出于性能方面的考慮。但以picoChip的經(jīng)驗來看,多核技術(shù)
- 關(guān)鍵字: 多核 收益遞減法則 DSP 處理器
基于TMS320C64x DSP/BIOSⅡ的嵌入式語音采集與盲分離系統(tǒng)設(shè)計
- 盲信號分離是信號處理領(lǐng)域的熱點問題,涌現(xiàn)了許多成熟的算法,但它的硬件實現(xiàn)相對比較滯后。文章利用美國TI公司新一代的TMS320C64x數(shù)字信號處理芯片的多通道緩沖串口和增強型直接存儲器訪問(EnhancedDirectMemoryAccess,EDMA)的特點,并結(jié)合DSP/BIOSⅡ?qū)崟r操作系統(tǒng),設(shè)計出了嵌入式混合語音采集與盲分離系統(tǒng)。該系統(tǒng)結(jié)構(gòu)簡單、易于集成、實時性好。
- 關(guān)鍵字: 分離 系統(tǒng) 設(shè)計 采集 語音 TMS320C64x DSP/BIOS 嵌入式
一種實時信號處理系統(tǒng)的研究和實現(xiàn)

- 引言 近年來,實時信號處理的要求越來越高,所用系統(tǒng)要求具有處理大量數(shù)據(jù)的能力,這就要求系統(tǒng)硬件要達到很高的運算速度,并且軟件處理程序也要盡可能優(yōu)化,以保證系統(tǒng)的實時性。本文基于FPGA和ADSP-TS101S所實現(xiàn)的一種高速數(shù)據(jù)并行處理系統(tǒng),可以進行實時連續(xù)波和脈沖波的處理,并將連續(xù)波的頻譜和脈沖波脈沖幅度信息、脈前時刻、脈寬及載頻打包輸出。整個系統(tǒng)的輸出延時被控制在1ms之內(nèi)。 系統(tǒng)任務(wù)及系統(tǒng)結(jié)構(gòu) 系統(tǒng)任務(wù) 系統(tǒng)頻譜分析電路組成結(jié)構(gòu)如圖1所示。前端輸入為高頻寬帶模擬信號經(jīng)過數(shù)
- 關(guān)鍵字: FPGA DSP 信號處理 DMAR DMA
基于SoPC技術(shù)的傳感器非線性軟件校正的實現(xiàn)

- 0 引 言 現(xiàn)代測量系統(tǒng)中,傳感器的工作性能直接影響整個系統(tǒng)。由于受外界因素的影響,傳感器大多具有非線性特性,致使測量儀表或系統(tǒng)的輸入與輸出之間不能保證很好的線性關(guān)系。除了采取硬件補償電路外,對于軟件補償算法的研究受到更多的重視。由于受數(shù)據(jù)總線寬度和工作頻率的影響,軟件算法補償?shù)难芯扛嗍窃谟嬎銠C上仿真實現(xiàn)的,而現(xiàn)場的測量系統(tǒng)往往建立在單片微處理器的基礎(chǔ)上。微電子技術(shù)的迅速發(fā)展,使得集成電路設(shè)計和工藝技術(shù)水平得到很大的提高,片上系統(tǒng)(system on a programma-ble chip,
- 關(guān)鍵字: SoPC 傳感器 測量 FPGA 非線性軟件校正
WIMAX系統(tǒng)中PCI接口的設(shè)計與實現(xiàn)

- WIMAX是基于IEEE 802.16標準的寬帶無線接入城域網(wǎng)技術(shù),根據(jù)IEEE 802. 16標準,用Verilog HDL設(shè)計了PCI接口電路。 并在FPGA上實現(xiàn)了PCI接口的功能,重點描述了狀態(tài)機控制模塊的設(shè)計和仿真結(jié)果,使用EDA技術(shù)提高了開發(fā)速度,滿足了系統(tǒng)的要求。 1. 引言 隨著計算機控制技術(shù)在各個領(lǐng)域的深入應(yīng)用,為計算機與被控設(shè)備之間提供方便、實用通信方法的PCI(Peripheral Component Interconnection)總線
- 關(guān)鍵字: WiMAX PCI FPGA SOC
SiliconBlue針對超低功耗手持裝置提供創(chuàng)新的FPGA技術(shù)
- SiliconBlue?今日發(fā)表創(chuàng)新的超低功耗單芯片F(xiàn)PGA器件,此產(chǎn)品為電池供電的消費性電子應(yīng)用建立了業(yè)界新標準,無論是在價格、功耗、體積以及與ASIC同級的邏輯能力,都締造了前所未有的成果。此全新的單芯片 iCE? FPGA系列采用臺積電的65納米LP(Low Power, 低功率)標準CMOS工藝,整合了該公司的NVCM(Non-Volatile Configuration Memory, 非易失性配置存儲器) 專利技術(shù),能減少額外使用閃存PROM(可編程只讀存儲器)的成
- 關(guān)鍵字: FPGA SiliconBlue 低功耗 CMOS PLD
dsp+fpga介紹
您好,目前還沒有人創(chuàng)建詞條dsp+fpga!
歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
