首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> cpld/fpga

cpld/fpga 文章 最新資訊

基于FPGA的變頻器慣性輸出技術(shù)

  • 1引言節(jié)能降耗是國家的基本國策,而電廠節(jié)能是電力系統(tǒng)節(jié)能降耗的重要環(huán)節(jié),采用高壓變頻技術(shù)對電廠重要...
  • 關(guān)鍵字: 變頻器  FPGA  慣性輸出技術(shù)  

如何保護(hù)FPGA輸入端的齊納二極管

  • 雖然5V電源邏輯在很多應(yīng)用中仍很常見,但大多數(shù)FPGA都支持3.3V以及更低的接口電平。FPGA應(yīng)用說明通常建議,當(dāng)把...
  • 關(guān)鍵字: FPGA  齊納二極管  

圖像的二維提升小波變換的FPGA實現(xiàn)

  • 圖像的二維提升小波變換的FPGA實現(xiàn),小波分析理論以其良好的時頻區(qū)域性和多分辨率分析能力,開辟了圖像處理的嶄新領(lǐng)域。小波變換是一種很好的圖像分解方法,非常適合于分析突變信號而用于靜止圖像邊緣的提取和壓縮。高階小波變化還可以用于實時處理視頻
  • 關(guān)鍵字: FPGA  實現(xiàn)  變換  小波  二維  提升  圖像  

基于FPGA的紅外遙控信號接收模塊的設(shè)計

  • 摘要:文中分析了紅外線遙控器系統(tǒng)的數(shù)據(jù)編碼和傳輸機(jī)制,并用VerilogHDL語言設(shè)計了基于FPGA的紅外接收模塊硬件電路,在VCS和VirSim仿真工具中進(jìn)行了仿真測試;用XilinxISE 10.1軟件進(jìn)行了綜合、適配和FPGA器件下栽
  • 關(guān)鍵字: FPGA  紅外遙控  信號接收  模塊    

基于CPLD系統(tǒng)的信號發(fā)生器設(shè)計

  • 摘要:文中采用Quartus II開發(fā)平臺,基于可編程邏輯器件CPLD設(shè)計出多波形信號發(fā)生器,可輸出頻率、幅度可調(diào)的三角波、正弦波和方波。任意波形模塊可由用戶輸出用戶所需的特殊波形,滿足了教學(xué)實驗和開發(fā)新的實驗項目
  • 關(guān)鍵字: CPLD  系統(tǒng)  信號發(fā)生器    

FPGA幫您實現(xiàn)家居遙控

  •  引言  人們生活中的家用電器種類日益增多,遙控器的種類也隨之增加,不同種類的遙控器之間一般不能相互替代,這給人們的生活帶來諸多不便?! 「黝愡b控器功能大致相同,大多都有數(shù)字鍵、啟動停止鍵、前進(jìn)鍵、快
  • 關(guān)鍵字: 遙控  家居  實現(xiàn)  FPGA  

基于CPLD/PPGA的出租車計費系統(tǒng)

  • 介紹了出租車計費器系統(tǒng)的組成及工作原理,簡述了在EDA平臺上用單片CPLD器件構(gòu)成該數(shù)字系統(tǒng)的設(shè)計思想和實現(xiàn)過程。論述了車型調(diào)整模塊、計程模塊、計費模塊、譯碼動態(tài)掃描模塊等的設(shè)計方法與技巧。

  • 關(guān)鍵字: CPLD  PPGA  出租車計費系統(tǒng)    

IIS接口的FPGA實現(xiàn)

  • IIS接口的FPGA實現(xiàn),在嵌入式系統(tǒng)中經(jīng)常采用IIS(Inter-IC Sound)總線連接專用音頻器件以實現(xiàn)音頻輸入輸出。不少嵌入式處理器帶有專用的通過操作特殊功能寄存器實現(xiàn)對外接音頻器件的操作,但也有一些嵌入式處理器沒有擴(kuò)展IIS總線,如ARM7
  • 關(guān)鍵字: 實現(xiàn)  FPGA  接口  IIS  

基于FPGA的線陣CCD驅(qū)動設(shè)計

  • 摘要:電荷耦合器件(CCD)作為一種新型的光電器件,被廣泛地應(yīng)用于非接觸測量。而CCD驅(qū)動設(shè)計是CCD應(yīng)用的關(guān)鍵問題之一。為了克服早期CCD驅(qū)動電路體積大,設(shè)計周期長,調(diào)試?yán)щy等缺點,以線陣CCD圖像傳感器TCD1251UD為
  • 關(guān)鍵字: FPGA  CCD  線陣  驅(qū)動設(shè)計    

基于USB通信的FPGA高速數(shù)據(jù)采集系統(tǒng)

  • 摘要:為了解決高速數(shù)據(jù)采集以及數(shù)據(jù)傳輸問題,設(shè)計了基于USB通信的FPGA高速數(shù)據(jù)采集系統(tǒng)。方案以FPGA為控制核心,實現(xiàn)A/D控制、數(shù)據(jù)緩存雙口RAM和控制CY7C68013A三個功能。系統(tǒng)采用Verilog HDL語言,通過ISE軟件編
  • 關(guān)鍵字: 數(shù)據(jù)采集  系統(tǒng)  高速  FPGA  USB  通信  基于  

基于ARM和FPGA的聲納波形產(chǎn)生系統(tǒng)設(shè)計

  • 1、引言  最佳聲納系統(tǒng)的設(shè)計需要從聲納波形、聲納信道和聲納接收機(jī)三方面進(jìn)行綜合考慮[1]。在聲納信道 ...
  • 關(guān)鍵字: ARM  FPGA  聲納波形產(chǎn)生    

線性調(diào)頻信號基于FPGA IP核的脈沖壓縮設(shè)計

  • 摘要:為實現(xiàn)線性調(diào)頻信號的數(shù)字脈沖壓縮,設(shè)計一個FPGA硬件平臺,并著重提出一種基于FPGA IP核的脈沖壓縮設(shè)計方法。針對脈沖壓縮進(jìn)行了理論分析和Matlab仿真,設(shè)計完成后對系統(tǒng)軟、硬件進(jìn)行了全面測試,并根據(jù)實測數(shù)
  • 關(guān)鍵字: FPGA  線性調(diào)頻信號  IP核  脈沖壓縮    

基于FPGA的LCoS驅(qū)動和圖像處理系統(tǒng)設(shè)計

  • 摘要:針對分辨率為1 024times;768的LCoS屏編寫了Verilog HDL驅(qū)動代碼,在quartusⅡ9.1平臺上綜合編譯,并在Altera的FPGA芯片EP3C5E14 4C8上進(jìn)行了功能驗證和實際輸出信號測量。采用異步FIFO結(jié)構(gòu)解決了跨異步時鐘域
  • 關(guān)鍵字: FPGA  LCoS  驅(qū)動  圖像處理    

基于CPLD/FPGA的USB讀寫控制器

  • 引言
    隨著計算機(jī)科技的發(fā)展,無紙辦公日益成為各單位日常辦公的主要形式。而隨著USB存儲設(shè)備日益廣泛的使用,數(shù)據(jù)泄漏的危害也越來越嚴(yán)重。因此在單位內(nèi)部對USB存儲設(shè)備的操作權(quán)限進(jìn)行控制是很有必要的。
  • 關(guān)鍵字: CPLD  FPGA  USB  讀寫    

基于FPGA的交流電測量儀的設(shè)計

  • 在電力調(diào)度自動化系統(tǒng)中,測量電壓和頻率是最重要的功能。如何快速、準(zhǔn)確地采集顯得尤為重要。目前根據(jù)采集信...
  • 關(guān)鍵字: FPGA  交流電測量儀  
共7033條 293/469 |‹ « 291 292 293 294 295 296 297 298 299 300 » ›|

cpld/fpga介紹

您好,目前還沒有人創(chuàng)建詞條cpld/fpga!
歡迎您創(chuàng)建該詞條,闡述對cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473