首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> cpld/fpga

cpld/fpga 文章 最新資訊

FPGA如何改變改變嵌入設(shè)計(jì)格局?

  •   由于經(jīng)濟(jì)下滑損及開(kāi)發(fā)預(yù)算減少,嵌入系統(tǒng)設(shè)計(jì)者正在轉(zhuǎn)向FPGA(現(xiàn)場(chǎng)可編程門(mén)陣列)技術(shù),以縮減開(kāi)發(fā)周期、對(duì)抗設(shè)備老化以及簡(jiǎn)化產(chǎn)品升級(jí)。通過(guò)采用數(shù)量龐大且不斷增加的FPGA開(kāi)發(fā)工具、可重用邏輯單元以及市售商用模塊,設(shè)計(jì)者可以構(gòu)思出高性能嵌入系統(tǒng),并且能夠根據(jù)需求變化作重新配置,從而盡量減少對(duì)工程和制造的影響。過(guò)去,電路板設(shè)計(jì)者使用這些器件作系統(tǒng)元件之間的互連,但最新的高密度產(chǎn)品也可以替代一個(gè)典型嵌入項(xiàng)目中的處理器、內(nèi)存、定制邏輯及很多外設(shè)。盡管它有能力改變嵌入架構(gòu),設(shè)計(jì)者仍應(yīng)分析性能、功率和成本局限,以確
  • 關(guān)鍵字: Xilinx  FPGA  

在FPGA中植入嵌入式系統(tǒng)

  • 在FPGA中植入嵌入式系統(tǒng),如今,由于可編程器件(如FPGA)容量大、性能高、成本相對(duì)較低的特性,這種平衡又在發(fā)生變化,以前硬件設(shè)計(jì)元素(如處理器及其外圍器件和邏輯塊)也可以轉(zhuǎn)移到軟領(lǐng)域(圖1)。因此,在整個(gè)開(kāi)發(fā)周期內(nèi),靈活性可能更大,更改
  • 關(guān)鍵字: 系統(tǒng)  嵌入式  植入  FPGA  

CPLD在DSP系統(tǒng)中的應(yīng)用設(shè)計(jì)

  • 摘 要: 以Altera公司MAX7000系列為代表,介紹了CPLD在DSP系統(tǒng)中的應(yīng)用實(shí)例。該方案具有一定的普遍適用性。
    關(guān)鍵詞: RESET BOOT HPI CPLD的延時(shí) 時(shí)序 DSP的速度較快,要求譯碼的速度也必須較快。利用
  • 關(guān)鍵字: CPLD  DSP  系統(tǒng)  中的應(yīng)用    

基于FPGA和TFT彩屏液晶的便攜示波器設(shè)計(jì)

  • 摘要:設(shè)計(jì)了以FPGA為核心采集模塊,以單片機(jī)為顯示控制核心,以TFT彩屏液晶為顯示器件的便攜數(shù)字存儲(chǔ)示波器。通過(guò)異步FIFO實(shí)現(xiàn)了FPGA中高速數(shù)據(jù)流與單片機(jī)處理速度之間的速率匹配。以三總線(xiàn)結(jié)構(gòu)以及控制信號(hào)的握手協(xié)
  • 關(guān)鍵字: FPGA  TFT  彩屏  便攜    

Altera MIPS聯(lián)手SLS發(fā)布業(yè)界首款FPGA軟核處理器

  •   近日Altera公司、MIPS科技公司以及System Level Solutions (SLS) 公司聯(lián)合推出了MIPS-Based?、FPGA優(yōu)化軟核處理器,適用于Altera FPGA以及ASIC器件。MP32處理器是MIPS?兼容應(yīng)用類(lèi)處理器,繼承了業(yè)界規(guī)模最大的軟件開(kāi)發(fā)工具以及操作系統(tǒng)支持生態(tài)系統(tǒng)。MP32處理器是業(yè)界第一款基于FPGA的軟核處理器,由Wind River公司的VxWorks RTOS和MIPS Navigator ICS軟件開(kāi)發(fā)套裝提供支持。
  • 關(guān)鍵字: Altera  FPGA  

FAE講堂:提升創(chuàng)造力的數(shù)字設(shè)計(jì)工具 FPGA Editor

  •   工程師在設(shè)計(jì)過(guò)程中,經(jīng)常需要一定的創(chuàng)造力(你不妨稱(chēng)之為數(shù)字管道膠帶)才能夠保證設(shè)計(jì)的順利完成。過(guò)去8年時(shí)間里,我曾經(jīng)目睹許多優(yōu)秀工程師利用這一方法出色地完成了許多工作,而他們采用的最主要工具就是 FPGA Editor。   利用FPGA Editor,你可以察看完成的設(shè)計(jì)并確定是否在FPGA構(gòu)造一級(jí)真正實(shí)現(xiàn)了設(shè)計(jì)意圖 – 而這對(duì)于任何工程師或現(xiàn)場(chǎng)應(yīng)用工程師來(lái)說(shuō)都是非常需要的。假設(shè)你拿到協(xié)作者的設(shè)計(jì),需要對(duì)其進(jìn)行修改,但他們的 HDL源代碼非常難于理解,或者根本沒(méi)有任何注釋或文檔。也許你
  • 關(guān)鍵字: Xilinx  FPGA  設(shè)計(jì)工具  

單片機(jī)+CPLD的多路精確延時(shí)控制系統(tǒng)

  • 1 引言
    現(xiàn)代控制系統(tǒng)中控制對(duì)象可能是復(fù)雜、分散的,而且往往是并行、獨(dú)立工作的,但整體上它們是相互關(guān)聯(lián)的有機(jī)組合。因此,控制信號(hào)的時(shí)序邏輯則要求更加精確。CPLD單片機(jī)為控制系統(tǒng)提供了技術(shù)支持,由CPLD和
  • 關(guān)鍵字: 控制系統(tǒng)  延時(shí)  精確  CPLD  單片機(jī)  

基于ARM和FPGA的線(xiàn)陣CCD測(cè)徑系統(tǒng)的設(shè)計(jì)

  • 近幾年來(lái),電線(xiàn)、電纜、光纖等產(chǎn)品的需求量大大增加,外徑尺寸的質(zhì)量控制成為許多生產(chǎn)廠家急需解決的問(wèn)題。傳統(tǒng) ...
  • 關(guān)鍵字: ARM  FPGA  線(xiàn)陣CCD測(cè)徑系統(tǒng)  

Altera在FPGA上導(dǎo)入光傳輸

  •   LSI接口終于要實(shí)現(xiàn)“光纖”化了。美國(guó)阿爾特拉(Altera)公布了在FPGA中導(dǎo)入光纖接口的計(jì)劃。預(yù)定在2011年內(nèi)采用試制芯片進(jìn)行演示,2012年以后產(chǎn)品化。產(chǎn)品主要面向高清視頻傳輸、云計(jì)算、三維游戲以及高性能視頻監(jiān)控等用途。在這些產(chǎn)品中,除了主板上的LSI間布線(xiàn)外,還可廣泛地用于機(jī)殼內(nèi)布線(xiàn)等用途。  
  • 關(guān)鍵字: Altera  FPGA  

優(yōu)化FIR數(shù)字濾波器的FPGA實(shí)現(xiàn)

  • 摘要:基于提高速度和減少面積的理念,對(duì)傳統(tǒng)的FIR數(shù)字濾波器進(jìn)行改良??紤]到FPGA的實(shí)現(xiàn)特點(diǎn),研究并設(shè)計(jì)了采用Radix-2的Booth算法乘法器以及結(jié)合了CSA加法器和樹(shù)型結(jié)構(gòu)的快速加法器,并成功應(yīng)用于FIR數(shù)字濾波器的設(shè)
  • 關(guān)鍵字: FPGA  FIR  數(shù)字濾波器    

第二代串行 RapidIO 和低成本、低功耗的 FPGA

  • 過(guò)去,F(xiàn)PGA在系統(tǒng)設(shè)計(jì)中發(fā)揮了重要作用,但現(xiàn)在還需要新的性能,同時(shí)需要降低整個(gè)系統(tǒng)的構(gòu)建和運(yùn)營(yíng)成本。功能豐富、低成本的FPGA實(shí)現(xiàn)了快速的產(chǎn)品上市時(shí)間與較短的投資回報(bào)周期,并且擁有能夠適應(yīng)不斷發(fā)展的標(biāo)準(zhǔn)的靈活性和性能。系統(tǒng)/設(shè)計(jì)工程師現(xiàn)在還擁有了一個(gè)令人興奮的、改進(jìn)的工具集來(lái)解決不斷演進(jìn)的信號(hào)處理市場(chǎng)的挑戰(zhàn)。
  • 關(guān)鍵字: RapidIO  FPGA  串行  低功耗    

利用P89C669的23 b的線(xiàn)性地址并采用CPLD外部擴(kuò)展

  • 利用P89C669的23 b的線(xiàn)性地址并采用CPLD外部擴(kuò)展,采用CPLD增強(qiáng)單片機(jī)P89C669外部設(shè)備擴(kuò)展能力 2007.08.15 來(lái)自:現(xiàn)代電子技術(shù) P89C669是PHILIPS半導(dǎo)體一款51MX(存儲(chǔ)器擴(kuò)展)內(nèi)核的微處理器,其指令執(zhí)行速度2倍于標(biāo)準(zhǔn)的80C51器件,線(xiàn)性地址經(jīng)擴(kuò)展后可支持高達(dá)8 MB的
  • 關(guān)鍵字: CPLD  外部  擴(kuò)展  采用  地址  P89C669  線(xiàn)性  利用  

FPGA在嵌入式系統(tǒng)中的開(kāi)發(fā)方向

  • FPGA在嵌入式系統(tǒng)中的開(kāi)發(fā)方向,早期的嵌入式系統(tǒng)一般是以通用處理器或單片機(jī)為核心,在外圍電路中加入存儲(chǔ)器、功率驅(qū)動(dòng)器、通信接口、顯示接口、人機(jī)輸入接口等外圍接口,再加上應(yīng)用軟件,有些還加上了嵌入式操作系統(tǒng),從而構(gòu)成完整的系統(tǒng)?! ‰S
  • 關(guān)鍵字: 方向  開(kāi)發(fā)  系統(tǒng)  嵌入式  FPGA  

CPLD的串口通信設(shè)計(jì)

  • 一、硬件電路設(shè)計(jì)  本文選用CPLD 是ALTERA 公司的EPM240T100,結(jié)合MAX232 接口芯片進(jìn)行串口通信設(shè)計(jì),框圖如下圖1 所示?! ?  圖1 CPLD串口通信模塊硬件設(shè)計(jì)  二、VHDL程序模塊設(shè)計(jì)及描述  使用VHDL 對(duì)CPL
  • 關(guān)鍵字: 設(shè)計(jì)  通信  串口  CPLD  

在賽靈思FPGA設(shè)計(jì)中保留可重復(fù)結(jié)果

  •   滿(mǎn)足設(shè)計(jì)的時(shí)序要求本身已非易事,而要實(shí)現(xiàn)某項(xiàng)設(shè)計(jì)的整體時(shí)序具有完全可重復(fù)性有時(shí)候卻是不可能的任務(wù)。幸運(yùn)的是,設(shè)計(jì)人員可以借助有助于實(shí)現(xiàn)可重復(fù)時(shí)序結(jié)果的設(shè)計(jì)流程概念。影響最大的四個(gè)方面分別是 HDL 設(shè)計(jì)實(shí)踐、綜合優(yōu)化、平面布局和實(shí)施方案。   就獲得可重復(fù)結(jié)果而言,資源利用和頻率要求都很高的設(shè)計(jì)是最大的挑戰(zhàn)。它們也是可重復(fù)結(jié)果流程需求最高的設(shè)計(jì)。得到可重復(fù)結(jié)果的第一步是在 HDL設(shè)計(jì)階段運(yùn)用設(shè)計(jì)合理的實(shí)踐。遵循出色的分層邊界實(shí)踐有助于保持邏輯整體性,而這在設(shè)計(jì)變更時(shí)有助于保持可重復(fù)結(jié)果。一條不錯(cuò)的規(guī)
  • 關(guān)鍵字: Xilinx  FPGA  
共7033條 299/469 |‹ « 297 298 299 300 301 302 303 304 305 306 » ›|

cpld/fpga介紹

您好,目前還沒(méi)有人創(chuàng)建詞條cpld/fpga!
歡迎您創(chuàng)建該詞條,闡述對(duì)cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。    創(chuàng)建詞條

熱門(mén)主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473