首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> cmos finfet

cmos finfet 文章 最新資訊

SK海力士搶攻CIS 引進SoC用12吋晶圓蒸鍍設備

  •   韓系半導體大廠SK海力士(SK Hynix)為量產(chǎn)CMOS影像傳感器(CIS),將引進研究用途系統(tǒng)芯片(SoC)用12吋晶圓蒸鍍設備,吸引業(yè)界關注。CIS為智能型手機相機模塊、醫(yī)學用攝影設備等IT、數(shù)字裝置廣泛使用的非內存芯片,近來使用范圍也擴大到車用半導體。   據(jù)南韓MT News報導,SK海力士近來向南韓一半導體設備制造廠采購非內存用分區(qū)化學氣相沉積(Space Divided Plasma CVD;SDPCVD)設備。該設備將設置在SK海力士利川工廠研究園區(qū)中,進行CIS研究開發(fā)。   S
  • 關鍵字: 海力士  CMOS  CIS  

麥瑞半導體與 Silicon Micro Sensors 合作推出同類最佳的百萬像素以太網(wǎng)攝像頭,用于先進駕駛輔助系統(tǒng)和工業(yè)視覺

  •   高性能線性和電源解決方案、局域網(wǎng)以及時鐘管理和通信解決方案領域的行業(yè)領導者麥瑞半導體公司 (Micrel, Inc.)  和先進的光學與微機械傳感器系統(tǒng)制造商 Silicon Micro Systems (SMS) 今天發(fā)布用于汽車和工業(yè)系統(tǒng)的全新 HDR-CMOS 百萬像素以太網(wǎng)攝像頭。這款可投入生產(chǎn)的攝像頭由攝像頭專家 SMS(First Sensor 子公司 Silicon Micro Sensors GmbH)設計和制造,采用了麥瑞半導體獨特的低放射網(wǎng)絡解決方案。   First
  • 關鍵字: 麥瑞半導體  Silicon Micro Sensors  HDR-CMOS  

臺積16納米試產(chǎn)海思處理器明年7月量產(chǎn)

  •   臺積電昨(12)日宣布,完成16納米主流制程FinFET+(鰭式場效晶體管強化版)全球首顆網(wǎng)通芯片及手機應用處理器試產(chǎn),預定本月完成所有可靠性試驗,明年7月正式量產(chǎn)。   這是臺積電拓展先進制程一大里程碑。業(yè)界認為,正值三星再度與臺積電爭奪蘋果下世代A9處理器訂單之際,臺積電16納米FinFET+技術到位后,將進一步拉大與三星差距,對臺積電而言,A9訂單「有如探囊取物」,最快明年夏天開始投產(chǎn)A9芯片。   臺積電昨天不對單一客戶導入16納米制程狀況置評,強調明年底前,估計將完成近60件產(chǎn)品設計定案
  • 關鍵字: 臺積電  FinFET+  

是德科技支持臺灣大學高速射頻和毫米波技術中心研發(fā) B4G/5G 技術

  •   是德科技公司日前宣布贊助臺灣大學(NTU)高速射頻與毫米波技術中心的 B4G MIMO 實驗室。是德科技同時參加了揭牌儀式后舉行的 B4G/5G 技術論壇。B4G MIMO 實驗室是臺灣大學高速射頻與毫米波技術中心實施的項目之一,旨在開發(fā)未來 4G 和 5G 移動通信系統(tǒng)的關鍵元器件。   5G 正在逐步成為滿足移動互聯(lián)網(wǎng)使用需求的核心技術,為此臺灣當局主管部門鼓勵學術界開發(fā)未來技術,并號召臺灣大學這所知名學府:1. 建立高速射頻和毫米波技術中心,2. 研究先進技術,3. 進一步推動當?shù)禺a(chǎn)業(yè)發(fā)展。是
  • 關鍵字: 是德科技  B4G  CMOS  

臺媒:大陸半導體勢力步步緊逼 臺廠受威脅

  • 中國大陸并不以臺灣為假想敵,但是,國內的實力是實實在在的,無論從制程、還是手機芯片方面,臺灣都感受到了壓力......
  • 關鍵字: 半導體  集成電路  CMOS  

14/16納米FinFET制程

  •   行動裝置如智慧型手機、平板電腦等應用領域,對于半導體晶片的需求走到超低功耗,制程技術從28奈米制程,到20奈米制程,將于2015年進入第一代3D設計架構的FinFET制程,也就是14/16奈米世代。   臺積電2015年下半即將量產(chǎn)16奈米世代,英特爾、三星電子(Samsung Electronics)、GlobalFoundries將是14奈米制程世代,英特爾早一些量產(chǎn),之后是三星,GlobalFoundries制程技術將屬于三星陣營。   臺積電因為為大客戶蘋果生產(chǎn)20奈米制程晶片,因此16奈
  • 關鍵字: 16納米  FinFET  

基于FPGA的混沌加密虹膜識別系統(tǒng)設計(二)

  •   7.1.3 虹膜外邊緣的確定   (1) 虹膜外邊緣的特征分析   由圖1中所示的虹膜圖像可以看出,虹膜外邊緣的主要特點是:較相對與虹膜內邊緣而言,邊緣處灰度變化不是特別明顯,有一小段漸變的區(qū)域。也就是說,虹膜內部灰度趨近于一致這個事實,在參考文獻[8]中,介紹的環(huán)量積分算子應該式是一種有效的方法。   即:    ?   (7-10)   (2) 采用環(huán)量積分算子實現(xiàn)虹膜外邊緣的檢測   如上分析,虹膜環(huán)量積分算子是檢測虹膜外邊緣的一種有效手段,為了克服虹膜紋理對環(huán)量線
  • 關鍵字: FPGA  虹膜識別  CMOS  

基于FPGA的混沌加密虹膜識別系統(tǒng)設計(一)

  •   項目信息   1.項目名稱:基于FPGA的混沌加密虹膜識別系統(tǒng)設計   2.應用領域:工業(yè)控制、科研、醫(yī)療、安檢   3.設計摘要:   基于虹膜的生物識別技術是一種最新的識別技術,通過一定的虹膜識別算法,可以達到十分優(yōu)異的準確性。隨著虹膜識別技術的發(fā)展,它的應用領域越來越寬,不僅在高度機密場所應用,并逐步推廣到機場、銀行、金融、公安、出入境口岸、安全、網(wǎng)絡、電子商務等場合。在研究了虹膜識別算法,即預處理、特征提取和匹配的基礎上,我們設計了一種可便攜使用的基于FPGA的嵌入式虹膜識別系統(tǒng)。本系
  • 關鍵字: FPGA  虹膜識別  CMOS  

CMOS電路ESD保護結構設計

  •   1 引 言   靜電放電會給電子器件帶來破壞性的后果,它是造成集成電路失效的主要原因之一。隨著集成電路工藝不斷發(fā)展, CMOS電路的特征尺寸不斷縮小,管子的柵氧厚度越來越薄,芯片的面積規(guī)模越來越大,MOS管能承受的電流和電壓也越來越小,而外圍的使用環(huán)境并未改變,因此要進一步優(yōu)化電路的抗ESD性能,如何使全芯片有效面積盡可能小、ESD性能可靠性滿足要求且不需要增加額外的工藝步驟成為IC設計者主要考慮的問題。   2 ESD保護原理   ESD保護電路的設計目的就是要避免工作電路成為ESD的放電通路
  • 關鍵字: CMOS  ESD  MOS  

工業(yè)以太網(wǎng)OPEN IE的數(shù)據(jù)通訊方案

  •   1引言   在當今自動化領域,網(wǎng)絡結構已經(jīng)被廣泛地應用于各行各業(yè)的工業(yè)環(huán)境中,它是構成各類控制系統(tǒng)的基礎,其性能直接影響著系統(tǒng)整體的綜合指標,不同的網(wǎng)絡種類形式如:串口通訊、現(xiàn)場總線、以太網(wǎng)等已在各類場合獲得了驗證和發(fā)展,但隨著近年來it技術的迅猛發(fā)展,這種格局正在發(fā)生著巨大的變化,特別是以太網(wǎng)技術正由商業(yè)向工業(yè)、上層向低層、低速向高速、非實時向實時、封閉向透明、層次化向扁平化等方面全面發(fā)展和延伸,并融合了各類現(xiàn)場總線的技術和協(xié)議,再加上低成本的刺激和速度的提高因素,全球各自動化巨頭廠商也不斷推出&
  • 關鍵字: 西門子  以太網(wǎng)  cmos  

FPGA研發(fā)之道(5)從零開始調試FPGA

  •   “合抱之木,生于毫末;九層之臺,起于壘土;千里之行,始于足下?!?老子《道德經(jīng)》   對于新手來說,如何上手調試FPGA是關鍵的一步。   對于每一個新設計的FPGA板卡,也需要從零開始調試。   那么如何開始調試?   下面介紹一種簡易的調試方法。   (1) 至少設定一個輸入時鐘 input sys_clk;   (2) 設定輸出 output [N-1:0] led;   (3)設定32位計數(shù)器 reg [31:0] led_cnt;   (4) 時鐘驅動
  • 關鍵字: FPGA  JTAG  CMOS  

德州儀器在銅線鍵合技術領域處于領導者地位,產(chǎn)品出貨量逾220億件

  •   日前,德州儀器(TI)宣布其內部組裝點的銅線鍵合技術產(chǎn)品出貨量已超過220億件,目前正在為汽車和工業(yè)等高可靠性應用進行批量生產(chǎn)。TI現(xiàn)有的模擬和CMOS硅芯片技術節(jié)點大多數(shù)已用銅線標準來限定,且所有新技術和封裝都在用銅線鍵合法來開發(fā)。銅線能提供與金線同等或更佳的可制造性,同時還具有可靠的質量并可節(jié)約成本。此外,銅線還能提供比金線高40%的導電性,從而可以用TI的多種模擬和嵌入式處理部件提升用戶的整體產(chǎn)品性能。   “TI已率先開發(fā)出銅線鍵合法,該產(chǎn)品可適用于廣泛的產(chǎn)品和技術中,并可在多家
  • 關鍵字: 德州儀器  CMOS  TSSOP  

網(wǎng)絡攝像機淺析

  •   網(wǎng)絡攝像機是傳統(tǒng)攝像機與網(wǎng)絡視頻技術相結合的新一代產(chǎn)品,除了具備一般傳統(tǒng)攝像機所有的圖像捕捉功能外,機內還內置了數(shù)字化壓縮控制器和基于WEB的操作系統(tǒng),使得視頻數(shù)據(jù)經(jīng)壓縮加密后,通過局域網(wǎng),Internet或無線網(wǎng)絡送至終端用戶。網(wǎng)絡攝像機的應用,使得圖像監(jiān)控技術有了一個質的飛躍。第一,網(wǎng)絡的綜合布線代替了傳統(tǒng)的視頻模擬布線,實現(xiàn)了真正的三網(wǎng)(音頻、視頻、數(shù)據(jù))合一,網(wǎng)絡攝像機即插即用,工程實施簡便,系統(tǒng)擴充方便;第二,跨區(qū)域遠程監(jiān)控成為可能,特別是利用互聯(lián)網(wǎng),圖像監(jiān)控已經(jīng)沒有距離限制,而且圖像清晰,
  • 關鍵字: 網(wǎng)絡攝像機  CMOS  CCD  

Cadence IP組合和工具支持臺積電新的超低功耗平臺

  •   全球知名的電子設計創(chuàng)新領導者Cadence設計系統(tǒng)公司今日宣布其豐富的IP組合與數(shù)字和定制/模擬設計工具可支持臺積電全新的超低功耗(ULP)技術平臺。該ULP平臺涵蓋了提供多種省電方式的多個工藝節(jié)點,以利于最新的移動和消費電子產(chǎn)品的低功耗需求。   為加速臺積電超低功耗平臺的技術發(fā)展,Cadence將包括存儲器、接口及模擬功能的設計IP遷移到此平臺。使用Cadence TensilicaÒ數(shù)據(jù)平面處理器,客戶可以從超低功耗平臺受益于各種低功耗DSP應用,包括影像、永遠在線的語音、面部識
  • 關鍵字: Cadence  臺積電  FinFET  

Cadence為臺積電16納米FinFET+ 制程推出一系列IP組合

  •   全球知名的電子設計創(chuàng)新領導者Cadence設計系統(tǒng)公司今日宣布為臺積電16納米FinFET+ 制程推出一系列IP組合。 Cadence所提供的豐富IP組合能使系統(tǒng)和芯片公司在16納米FF+的先進制程上相比于16納米FF工藝,獲得同等功耗下15%的速度提升、或者同等速度下30%的功耗節(jié)約。   目前在開發(fā)16 FF+工藝的過程中,Cadence的IP產(chǎn)品組合包括了在開發(fā)先進制程系統(tǒng)單芯片中所需的多種高速協(xié)議,其中包括關鍵的內存、存儲和高速互聯(lián)標準。IP將在2014年第四季度初通過測試芯片測試。有關IP
  • 關鍵字: Cadence  臺積電  FinFET  
共1086條 28/73 |‹ « 26 27 28 29 30 31 32 33 34 35 » ›|

cmos finfet介紹

您好,目前還沒有人創(chuàng)建詞條cmos finfet!
歡迎您創(chuàng)建該詞條,闡述對cmos finfet的理解,并與今后在此搜索cmos finfet的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473