新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > 一種基于PCI總線和DSP技術(shù)的虛擬儀器設(shè)計

一種基于PCI總線和DSP技術(shù)的虛擬儀器設(shè)計

作者:北京理工大學(xué) 劉永陽 蔣健 羅弘谞 時間:2009-04-16 來源:嵌入式公社 收藏

  分配資源的數(shù)據(jù)來源是通過外擴的EEPROM來實現(xiàn)的,根據(jù)9052接口芯片的要求,選用Microchip公司支持三線串行接口的EEPROM。在電源上電期間,的RST#信號復(fù)位PCI9052內(nèi)部寄存器。而PCI9052也輸出局部復(fù)位信號(LRESET#)并檢查是否存在外部EEPROM,如果存在并且第一個16位字不是FFFFH,則PCI9052加載EEPROM中的數(shù)據(jù)到PCI9052的內(nèi)部寄存器中;否則默認(rèn)值被使用。PCI9052配置寄存器僅能由EEPROM或PCI主機處理器寫。在EEPROM初始化期間,PCI9052用RETRY信號來響應(yīng) PCI目標(biāo)訪問。圖3給出了本設(shè)計中EEPROM(93CS46)和PCI9052的連接電路圖。

本文引用地址:http://www.2s4d.com/article/93522.htm

  

 

  圖3 EEPROM和PCI9052的連接電路圖

  EEPROM中配置的主要信息包括:設(shè)備識別號、供應(yīng)商代號、四個局部總線空間的大小以及空間的基地址等??梢允孪韧ㄟ^編程器將配置信息寫入配置EEPROM中,也可在系統(tǒng)啟動后用PLXMon對EEPROM進行操作。

  2 系統(tǒng)控制邏輯的實現(xiàn)

  由于CPLD器件掉電后可保存芯片內(nèi)部程序,無須煩瑣的重復(fù)燒寫,因此本設(shè)計采用Altera公司的 CPLD器件,作為PCI接口芯片及存儲芯片的邏輯控制??紤]到需要使用局部地址/數(shù)據(jù)各16根線,控制信號線22根,還要為數(shù)據(jù)采集電路預(yù)留些I/O引腳,最后決定采用144腳TQFP封裝的EPM3128。



關(guān)鍵詞: DSP PCI 虛擬儀器

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉