新聞中心

EEPW首頁 > 測試測量 > 設計應用 > 高速互聯鏈路中參考時鐘的抖動分析與測量

高速互聯鏈路中參考時鐘的抖動分析與測量

作者: 時間:2012-04-12 來源:網絡 收藏

圖5:時鐘抖動在時域、頻譜、統計域的分析

左下角的F4為TIE track(即TIE抖動隨時間變化的趨勢),從TIE Track中可以看到周期性的變化趨勢;右下角的F5是F4的FFT運算,即抖動的頻譜,頻譜的峰值頻率為515kHz,說明該時鐘的周期性抖動(PJ)的主要來源為515kHz,找到頻點后,可以查找電路板上主頻或諧波為該頻率的芯片和PCB走線,進一步調試與分析。



評論


技術專區(qū)

關閉