新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > 基于DSP的QPSK調(diào)制器的設計

基于DSP的QPSK調(diào)制器的設計

作者: 時間:2011-05-11 來源:網(wǎng)絡 收藏

  3 系統(tǒng)仿真與硬件測試

  3.1 系統(tǒng)仿真

  完成整個設計后,設置仿真時間,開始仿真。設置Simulink的仿真停止時間為2 000,仿真步進設為自動。仿真結(jié)果如圖3,圖中前兩欄為正交波信號,最后一欄為QPSK已調(diào)信號。

QPSK仿真波形

圖3 QPSK仿真波形

  3.2 硬件測試

  在Simulink中完成仿真驗證后,需要把設計轉(zhuǎn)到硬件上去實現(xiàn)。這是整個 設計流程中最為關鍵的一步,可獲得對特定FIGA芯片的VHDL代碼。雙擊QPSK模型中的SignalCompiler,點擊分析按鈕,檢查模型無錯誤后,打開SignalCompiler窗口,在圖中設置好相應項后,依次點擊1、2、3 3個按鈕,逐項執(zhí)行VHDL文件轉(zhuǎn)換、綜合、適配,即可將。mdl文件轉(zhuǎn)換為.vhd文件。同時,在工作目錄生成的文件中有tb_qpsk.tcl和tb_qpsk.v文件.tb_qpsk.v文件是在中要用到的工程文件,tb_qpsk.tcl文件是要在Modesim進行RTL級仿真用到的測試代碼。仿真完成后,在中指定器件管腳、進行編譯、下載。最后進行硬件的下載,連接好FPGA開發(fā)板即可。本文采用的硬件是Cyclone系列芯片EP2C35F672C6N。圖4是在中QPSK的已調(diào)波形,與仿真波形基本一致。由圖可以看出,有4個相位跳變點,正確地反映了的特點。

QPSK的已調(diào)波形

圖4 QPSK的已調(diào)波形

  4 結(jié)論

  本文利用了現(xiàn)代技術的功能,在Simulink的環(huán)境下實現(xiàn)了QPSK的建模,給出了具體模型,從而避免了VHDL程序的編制,縮短了周期,提高了效率。采用該法,極大地提高了電子系統(tǒng)設計的靈活性和通用性。仿真結(jié)果和硬件實現(xiàn)都驗證了該方案的正確性。


上一頁 1 2 下一頁

評論


相關推薦

技術專區(qū)

關閉