新聞中心

EEPW首頁 > EDA/PCB > 設(shè)計應(yīng)用 > JTAG控制電路的應(yīng)用與研究

JTAG控制電路的應(yīng)用與研究

作者: 時間:2009-02-26 來源:網(wǎng)絡(luò) 收藏

那么,這個電阻究竟多大才滿足一般PCB的要求呢?一般情況使用4.7K.

  3.保證信號的驅(qū)動能力.前面提到,電阻越小,信號的斜率越小,同時信號的驅(qū)動能力越強.電阻越大,信號斜率越大,同時信號的驅(qū)動能力越弱.這一點在菊花鏈電路中有及其重要的重要.

菊花鏈電路

  如有多個FPGA在同一板卡中,在板卡集成度較高的情況下會采用該電路.一般情況,菊花鏈不超過3三級,也就是不超過三個FPGA時,可以采用上述電路.由于的信號的吸電流較大,加上PCB走線的功率損耗,可以通過調(diào)節(jié)上/下拉電阻的方式來調(diào)節(jié)信號的驅(qū)動強度.

  如果菊花鏈超過三級,也就是超過三個FPGA.則推薦使用Buffer增強JTAG各個信號的驅(qū)動強度


上一頁 1 2 下一頁

關(guān)鍵詞: JTAG 控制電路

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉