新聞中心

EEPW首頁 > EDA/PCB > 設計應用 > 基于CPLD的VGA視頻顯示系統(tǒng)的設計

基于CPLD的VGA視頻顯示系統(tǒng)的設計

作者: 時間:2009-06-16 來源:網(wǎng)絡 收藏

  時序發(fā)生器設計

  標準時序參考圖如圖7所示,并用VERILOGHDL設計For VESA 800*600 @ 60Hz:時序的源代碼:

程序

程序

VGA標準時序參考圖

圖7 VGA標準時序參考圖

  分析

  經(jīng)過反復測試,能夠?qū)⒉杉藬?shù)據(jù)實時傳送到顯示器上,具體性能指標如下:

  視頻輸出:VGA視頻輸出
  DA轉換精度: 10bit
  圖像輸出標準: SVGA(75Hz, 800×600)
  顯示分辨率: 10bit
  結語

  該VGA不但可以穩(wěn)定地采集圖像數(shù)據(jù),而且可以實時將數(shù)據(jù)傳輸?shù)紺RT顯示器,便于以后人工綜合分析、處理。它特別適用于大型商場等顯示端,可以說是一個理想的解決方案。


上一頁 1 2 3 下一頁

評論


相關推薦

技術專區(qū)

關閉