新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > 40納米500MHz DSP核心的時鐘設計與分析

40納米500MHz DSP核心的時鐘設計與分析

作者: 時間:2012-09-17 來源:網(wǎng)絡 收藏

4) 計算同級延時,

ESi,corner=Di,corner/ESDcorner

5) 理想上,每個接收端應可跨角點地擁有同等的級數(shù),例如,對于接收端j,

ESj,corner1=ESj,corner2=…

圖6和圖7所展示的例子是相同級數(shù)以及兩種實現(xiàn)方式的擴展。在圖6中,ESD擴展擁有從18到23的一種更好分布。在圖7中,微捷碼自帶CTS結果顯示了從27到37的一種分布。

圖6使用新方法的 ESD擴展

圖7使用微捷碼自帶CTS的ESD擴展

方法已經(jīng)實施于40。事實證明,使用這種方法的CTS單元門數(shù)要比使用微捷碼自帶CTS工具的少了17%。魯棒性低偏斜樹分布現(xiàn)已成功實現(xiàn)。實驗結果顯示,新方法在降低保持緩沖器門數(shù)方面可起到很好效果。同時這種設計方法還可用于H-tree時鐘結構。未來工作中,我們還將部署更多來改善功耗。


上一頁 1 2 3 4 下一頁

評論


相關推薦

技術專區(qū)

關閉