新聞中心

EEPW首頁(yè) > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > H.264視頻編碼器在DSP上的實(shí)現(xiàn)與優(yōu)化

H.264視頻編碼器在DSP上的實(shí)現(xiàn)與優(yōu)化

作者: 時(shí)間:2011-01-12 來(lái)源:網(wǎng)絡(luò) 收藏

⑵ 定義一個(gè)可被匯編的線性匯編代碼段的偽指令:

  label .proc [ reg1,[reg2,…] ]

.endproc [ reg1,[reg2,…] ]

  線性匯編時(shí)還需要考慮以下幾個(gè)方面:① 平均分配使用功能單元,提高代碼的并
行度。② 使流水線核心循環(huán)的時(shí)鐘周期數(shù)昀小。

4 實(shí)驗(yàn)結(jié)果

  經(jīng)過(guò)以上各種算法優(yōu)化后,基于硬件平臺(tái)DM642 EVM的編碼算法的性能得到了極大提高。實(shí)驗(yàn)中采用Foreman、Container、News三個(gè)標(biāo)準(zhǔn)測(cè)試序列,分別代表高、中、低運(yùn)動(dòng)格式,采用IPP編碼模式,對(duì)優(yōu)化前后的算法進(jìn)行了測(cè)試。

  表3給出了優(yōu)化前后對(duì)各種標(biāo)準(zhǔn)測(cè)試序列進(jìn)行編碼后的測(cè)試結(jié)果,算法優(yōu)化在保證圖象質(zhì)量的前提下,極大提高了編碼速度,圖象較好地了實(shí)時(shí)性編碼要求。


  本文重點(diǎn)探討了編碼算法在DM642 EVM硬件平臺(tái)上的和優(yōu)化,經(jīng)過(guò)優(yōu)化后算法具有較好的性和實(shí)時(shí)性。在此基礎(chǔ)上,還可以在調(diào)整代碼結(jié)構(gòu)方面進(jìn)行優(yōu)化,使其更加適合的指令系統(tǒng)。此外還可以更合理的利用TMS320DM642芯片的結(jié)構(gòu)和豐富的外部接口,更高效的實(shí)現(xiàn)編解碼器算法。


上一頁(yè) 1 2 3 下一頁(yè)

評(píng)論


相關(guān)推薦

技術(shù)專(zhuān)區(qū)

關(guān)閉