首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> 去耦

去耦電容,是“耦”了什么?非要“去”了?

  • “去耦” 中的 “耦” 原指耦合,在電路里,耦合表示兩個或多個電路部分之間存在相互影響、相互干擾的電氣連接關系。去耦電容名字里的 “去耦”,意在減少電路不同部分之間不必要的耦合干擾,具體原理如下:切斷高頻干擾傳導路徑:在電子電路系統(tǒng)中,不同的電路模塊、器件各自工作,由于共用電源線路,一個模塊產(chǎn)生的高頻噪聲很容易順著電源線 “串門”,干擾到其他正常工作的模塊,這就是一種耦合現(xiàn)象。去耦電容利用自身特性,為高頻信號提供一條低阻抗的旁路通道,讓高頻噪聲優(yōu)先通過電容流入地,而非沿著電源線亂竄,切斷了高頻干擾在電路各
  • 關鍵字: 電路設計  去耦  電容  

如何通過電源去耦來保持電源進入集成電路(IC)的各點的低阻抗?

  •   如何通過電源去耦來保持電源進入集成電路(IC)的各點的低阻抗?  諸如放大器和轉換器等模擬集成電路具有至少兩個或兩個以上電源引腳。對于單電源器件,其中一個引腳通常連接到地。如ADC和DAC等混合信號器件可以具有模擬和數(shù)字電源電壓以及I/O電壓。像FPGA這樣的數(shù)字IC還可以具有多個電源電壓,例如內(nèi)核電壓、存儲器電壓和I/O電壓?! 〔还茈娫匆_的數(shù)量如何,IC數(shù)據(jù)手冊都詳細說明了每路電源的允許范圍,包括推薦工作范圍和最大絕對值,而且為了保持正常工作和防止損壞,必須遵守這些限制?! ∪欢?,由于噪聲或電源
  • 關鍵字: 去耦  IC  

去耦和層電容、層耦合、分離接地四部分講述PCB布線

  •   在高速模擬信號鏈設計中,印刷電路板(PCB)布局布線需 要考慮許多選項,有些選項比其它選項更重要,有些選項 則取決于應用。最終的答案各不相同,但在所有情況下, 設計工程師都應盡量消除最佳做法的誤差,而不要過分計 較布局布線的每一個細節(jié)。今天為各位推薦的這篇文章,將從裸露焊盤開始,依次講述去耦和層電容、層耦合、分離接地四部分講述?! ÷懵逗副P  裸露焊盤(EPAD)有時會被忽視,但它對充分發(fā)揮信號鏈的 性能以及器件充分散熱非常重要?! ÷懵逗副P,ADI公
  • 關鍵字: 去耦  電容  

磁珠接地分析

  • 磁珠通常推薦應用在電源或信號線上來增強去耦效果,但在地之間的使用時一定要小心,特別是會有大能量干擾信號流過磁珠的應用場合。
  • 關鍵字: 磁珠  接地分析  EMI  去耦  

適用于420-470MHz的射頻布局參考設計電路圖

  • 這種“射頻布局參考設計”顯示出卓越的適用于在 420-470 MHz 頻帶內(nèi)低功耗射頻設備的去耦和布局技術。
  • 關鍵字: 低功耗射頻  去耦  布局  PCB層疊  

適用于868MHz至915MHz的射頻布局參考設計電路圖

  • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡家園
  • 關鍵字: 射頻  布局  去耦  連接器  

濾波、去耦、旁路電容的作用

  • 濾波電容用在電源整流電路中,用來濾除交流成分。使輸出的直流更平滑。去耦電容用在放大電路中不需要交流的地方,用來消除自激,使放大器穩(wěn)定工作。旁路電容用在有電阻連接時,接在電阻兩端使交流信號順利通過。1.關
  • 關鍵字: 作用  電容  旁路  去耦  濾波  

RF電路設計的問題及解決

  • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡家園
  • 關鍵字: RF電路  PCB  去耦  星形布線  

用于負高壓軌的隔離式低端電流監(jiān)控器

  • 電路功能與優(yōu)勢圖1所示的完全隔離電路可監(jiān)控?48V獨立通道的電流,精度優(yōu)于1%。負載電流流經(jīng)位于電路外部...
  • 關鍵字: 電流監(jiān)控  隔離  去耦  

適用于DaVinci上網(wǎng)本處理器電源的設計要點

  • 由于更高的集成度、更快的處理器運行速度以及更小的特征尺寸,內(nèi)核及I/O電壓的負載點(POL)處理器電源設計變得...
  • 關鍵字: DaVinci  處理器  電源  設計  去耦  排序  

限制穩(wěn)壓器啟動時dV/dt和電容的電路

  • 穩(wěn)壓器調(diào)整端增加簡單電路控制輸出電壓的dV/dt,限制啟動電流。
  • 關鍵字:   電流  去耦  輸出  并聯(lián)  

HFTA-16.0:雙極型集成電路的ESD保護

  • 靜電放電(ESD)會對集成電路(IC)造成破壞性的能量沖擊,良好的IC設計能夠在IC裝配到應用電路的過程中保護IC免 ...
  • 關鍵字:   電阻  電感  電源  去耦  

電源完整性設計

  • 盡管電路設計比較直接的結果是從信號完整性上表現(xiàn)出來的,但我們絕不能因此忽略了電源完整性設計。...
  • 關鍵字: 去耦  電容  阻抗  電源  

電源旁路和總線技術在高性能電路中的應用

  • 摘  要:電源噪聲以及EMI/RFI一直是工程師在設計時的麻煩問題,本文分析了產(chǎn)生這些噪聲的原因及消除方法,結合筆者的實際測試結果,給出了一種新型的平極型電容器去耦降噪的新方法。 關鍵詞:去耦;噪聲抑制;平板電容;PCB板 分類號:TM531.3     文獻標識:B    文章編號:1006-6977(2000)06-0038-03       IC設計與封裝設計的進步使其對電路
  • 關鍵字: 電源旁路  電源噪聲  去耦  模擬IC  電源  
共14條 1/1 1
關于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473