首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> fsp:fpga-pcb

fsp:fpga-pcb 文章 最新資訊

基于FPGA的機(jī)器視覺設(shè)計(jì)

  • 摘要:為實(shí)現(xiàn)系統(tǒng)快速更新,在此設(shè)計(jì)了一種新的機(jī)器視頻解決方案,借助FPGA技術(shù),實(shí)現(xiàn)視頻輸入端口與Gige Vision IP的使用以及系統(tǒng)與計(jì)算機(jī)主機(jī)的連接。設(shè)計(jì)方案中采用了新的Gige Vision標(biāo)準(zhǔn)及Gige Vision IP核,使系
  • 關(guān)鍵字: FPGA  機(jī)器視覺    

高性能維特比在衛(wèi)星導(dǎo)航接收機(jī)中FPGA實(shí)現(xiàn)

  • 摘要:衛(wèi)星定位接收機(jī)中卷積碼譯碼即維特比譯碼器,在處理器中面臨占有資源較多、處理時(shí)間過長等問題,為了減少處理器資源的占用和提高處理速度,采用并行加比選蝶形單元的的方法,在FPGA平臺上用硬件描述語言設(shè)計(jì)一
  • 關(guān)鍵字: FPGA  性能  衛(wèi)星導(dǎo)航  接收機(jī)    

基于FPGA的Kalman濾波器實(shí)現(xiàn)研究

  • 摘要:卡爾曼(Kalman)濾波計(jì)算精度和速度是工程應(yīng)用中是否成功的決定性條件,為進(jìn)一步提高Kalman濾波算法在更復(fù)雜的環(huán)境下使用的性能,并能夠同時(shí)滿足實(shí)時(shí)性和精度的要求,采用現(xiàn)場可編程邏輯陣列(FPGA)技術(shù),設(shè)計(jì)了
  • 關(guān)鍵字: Kalman  FPGA  濾波器  實(shí)現(xiàn)研究    

利用FPGA處理TMS320C54x與SDRAM的接口問題

  • 摘要:介紹了如何利用FPGA設(shè)計(jì)TMS320C54x系列芯片與TMS62812ASDRAM之間的接口。這種接口方法適合于需要外擴(kuò)...
  • 關(guān)鍵字: FPGA  TMS320C54x  SDRM  

基于FPGA的多項(xiàng)式運(yùn)算器設(shè)計(jì)

  • 摘要:在級數(shù)的基礎(chǔ)上,設(shè)計(jì)一種基于FPGA的多項(xiàng)式運(yùn)算器。利用該運(yùn)算器可以在數(shù)字系統(tǒng)設(shè)計(jì)中更好地處理和應(yīng)用各種函數(shù)。首先實(shí)現(xiàn)基于FPGA的多項(xiàng)式運(yùn)算器,利用這個(gè)基本單元,進(jìn)而實(shí)現(xiàn)了比較復(fù)雜的函數(shù)。經(jīng)過驗(yàn)證,該
  • 關(guān)鍵字: FPGA  運(yùn)算器    

Achronix全新Speedster22i系列FPGA直接面向目標(biāo)應(yīng)用

  • Achronix 半導(dǎo)體公司今日宣布了其 Speedster22i HD和HP產(chǎn)品系列的細(xì)節(jié),它們是將采用英特爾22nm技術(shù)工藝制造的首批現(xiàn)場可編程門陣列(FPGA)產(chǎn)品。Speedster22i FPGA產(chǎn)品是業(yè)內(nèi)唯一針對應(yīng)用的高端FPGA,而且僅消耗28nm高端的FPGA一半的功率,成本也僅為它的一半。
  • 關(guān)鍵字: Achronix  FPGA  Speedster22i  

使用時(shí)鐘周期約束的優(yōu)勢

  • 摘要:通過賽靈思ISE及工具行為方式深入了解TS_clk約束,在FPGA設(shè)計(jì)方案中獲得高效率時(shí)序收斂。
  • 關(guān)鍵字: 賽靈思  FPGA  201204  

FPGA的學(xué)習(xí)及注意事項(xiàng)

  • 1 基礎(chǔ)問題FPGA的基礎(chǔ)就是數(shù)字電路和HDL語言,想學(xué)好FPGA的人,建議床頭都有一本數(shù)字電路的書,不管是哪個(gè)版本的,這個(gè)是基礎(chǔ),多了解也有助于形成硬件設(shè)計(jì)的思想。 在語言方面,建議初學(xué)者學(xué)習(xí)Verilog語言,VHDL語言
  • 關(guān)鍵字: FPGA  注意事項(xiàng)    

基于FPGA和DDS的數(shù)控信號源的設(shè)計(jì)與實(shí)現(xiàn)

  • 摘要 以FPGA為核心,根據(jù)DDS原理設(shè)計(jì)數(shù)控信號源,采用VHDL語言實(shí)現(xiàn)各功能模塊。該信號源可輸出正弦渡、方波和三角波,輸出信號的頻率以數(shù)控方式調(diào)節(jié),幅度連續(xù)可調(diào)。與傳統(tǒng)信號源相比,該信號源具有波形質(zhì)量好、精度
  • 關(guān)鍵字: 設(shè)計(jì)  實(shí)現(xiàn)  信號源  數(shù)控  FPGA  DDS  基于  

華為公司確認(rèn)萊迪思為“核心合作伙伴”

  •   美國俄勒岡州希爾斯波羅市- 2012年4月18日 - 萊迪思半導(dǎo)體公司(NASDAQ: LSCC)今日宣布電信網(wǎng)絡(luò)解決方案的全球領(lǐng)導(dǎo)者華為技術(shù)有限公司已確認(rèn)萊迪思為“2011年核心合作伙伴”。華為表彰萊迪思的質(zhì)量、交貨、技術(shù)合作和服務(wù)是確認(rèn)萊迪思為核心合作伙伴的主要原因。特別是,華為已經(jīng)注意到萊迪思的設(shè)計(jì)支持和服務(wù)在供應(yīng)商之中是最好的。   在中國深圳舉行的華為2011年度核心合作伙伴會議上,確認(rèn)萊迪思為核心合作伙伴。在這個(gè)活動中,華為公司授予獎(jiǎng)項(xiàng)的一些公司是從一千多個(gè)供應(yīng)商
  • 關(guān)鍵字: 萊迪思  FPGA  

開關(guān)電源的PCB的設(shè)計(jì)規(guī)范

  • 在任何開關(guān)電源設(shè)計(jì)中,PCB板的物理設(shè)計(jì)都是最后一個(gè)環(huán)節(jié),如果設(shè)計(jì)方法不當(dāng),PCB可能會輻射過多的電磁干擾,造成電源工作不穩(wěn)定。特別是面臨如今性能強(qiáng)大的開關(guān)穩(wěn)壓器和電源越來越緊湊,開關(guān)電源的開關(guān)頻率越來越高
  • 關(guān)鍵字: PCB  開關(guān)電源  設(shè)計(jì)規(guī)范    

賽靈思首批封裝收發(fā)器Virtex-7 X690T FPGA開始發(fā)貨

  • 全球可編程平臺領(lǐng)導(dǎo)廠商賽靈思公司 (Xilinx, Inc. (NASDAQ:XLNX) )日前宣布Virtex?-7 X690T FPGA開始發(fā)貨,該器件將業(yè)界最可靠的高速串行收發(fā)器、最高系統(tǒng)帶寬和面向市場優(yōu)化的 FPGA 資源完美結(jié)合在一起。Virtex-7 X690T FPGA,是7 系列產(chǎn)品中首款可滿足先進(jìn)高性能有線通信應(yīng)用對低功耗、單芯片解決方案需求的器件。該系列器件可支持快速、可擴(kuò)展、易于實(shí)現(xiàn)的芯片間串行接口;穩(wěn)健可靠的 10GBASE-KR 背板(不僅支持下一代通信系統(tǒng)各種不同的板間距,而且
  • 關(guān)鍵字: 賽靈思  FPGA  Virtex-7  

PCB設(shè)計(jì)中經(jīng)典技巧總結(jié)

  • 1.在protel99中如何添加原tango中的庫(如TTL.LIB/COMS.LIB等)在protel99中添加庫的方法:在自己的ddb文件中(當(dāng)前的項(xiàng)目文件或者另外專門為放這個(gè)庫而建一個(gè))導(dǎo)入(import)你要添加的。lib文件,然后在原理圖編輯
  • 關(guān)鍵字: PCB    

基于DSPBuilder的FIR濾波器的系統(tǒng)設(shè)計(jì)

  • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
  • 關(guān)鍵字: DSPBuilder  FIR濾波器  FPGA  Simulink  

基于FPGA的CAN總線通信節(jié)點(diǎn)設(shè)計(jì)

  • 基于FPGA的CAN總線通信節(jié)點(diǎn)設(shè)計(jì),摘要:以FPGA代替?zhèn)鹘y(tǒng)的單片機(jī)和外圍擴(kuò)展芯片,給出了CAN總線通信節(jié)點(diǎn)的詳細(xì)設(shè)計(jì)方案。其中以SJA1000為CAN總線控制器、FPGA為主控制器,設(shè)計(jì)實(shí)現(xiàn)通信節(jié)點(diǎn)的硬件接口電路?;趯AN總線控制器的功能分析,并應(yīng)用Veri
  • 關(guān)鍵字: 節(jié)點(diǎn)  設(shè)計(jì)  通信  總線  FPGA  CAN  基于  
共8419條 320/562 |‹ « 318 319 320 321 322 323 324 325 326 327 » ›|

fsp:fpga-pcb介紹

您好,目前還沒有人創(chuàng)建詞條fsp:fpga-pcb!
歡迎您創(chuàng)建該詞條,闡述對fsp:fpga-pcb的理解,并與今后在此搜索fsp:fpga-pcb的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473