首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁 >> 主題列表 >> fsp:fpga-pcb

fsp:fpga-pcb 文章 最新資訊

基于FPGA的ISA總線/MMи總線數(shù)據(jù)轉(zhuǎn)換電路設(shè)計(jì)

  • 摘要:某型導(dǎo)彈測(cè)試設(shè)備控制總線為通用的ISA總線,而通信接口總線為非標(biāo)準(zhǔn)的MMи總線。在此以FPGA為核心設(shè)計(jì)了一種ISA總線/MMи總線轉(zhuǎn)換電路,該電路可以完成2種制式的數(shù)據(jù)和控制指令轉(zhuǎn)換。給出了轉(zhuǎn)換電路原理框圖、
  • 關(guān)鍵字: FPGA  ISA  總線  數(shù)據(jù)轉(zhuǎn)換    

高質(zhì)量PCB設(shè)計(jì)理論

  • 本文為關(guān)于PCB圖布線的部分經(jīng)驗(yàn)總結(jié),文中內(nèi)容主要適用于高精度模擬系統(tǒng)或低頻(50MHz)數(shù)字系統(tǒng)。1.組件布置組件布置合理是設(shè)計(jì)出優(yōu)質(zhì)的PCB圖的基本前提。關(guān)于組件布置的要求主要有安裝、受力、受熱、信號(hào)、美觀六
  • 關(guān)鍵字: PCB  高質(zhì)量    

采用VHDL和發(fā)接復(fù)用器的SDH系統(tǒng)設(shè)計(jì)及FPGA仿真

  • 采用VHDL和發(fā)接復(fù)用器的SDH系統(tǒng)設(shè)計(jì)及FPGA仿真,針對(duì)目前國(guó)內(nèi)SDH系統(tǒng)中還沒有一個(gè)專門的E1分接復(fù)用芯征,本文介紹一種用高級(jí)硬件描述語言VHDL及狀態(tài)轉(zhuǎn)移圖完成該發(fā)接復(fù)用器的設(shè)計(jì)的新型設(shè)計(jì)方法及其FPGA實(shí)現(xiàn)。并給出了用Xilinx FoundaTIon tools EDA軟件設(shè)計(jì)的電路
  • 關(guān)鍵字: 設(shè)計(jì)  FPGA  仿真  系統(tǒng)  SDH  VHDL  復(fù)用器  采用  

基于FPGA+DSP的HDLC(高級(jí)數(shù)據(jù)鏈路控制)功能實(shí)現(xiàn)

  • 基于FPGA+DSP的HDLC(高級(jí)數(shù)據(jù)鏈路控制)功能實(shí)現(xiàn),引言  HDLC的ASIC芯片使用簡(jiǎn)易,功能針對(duì)性強(qiáng),性能可靠,適合應(yīng)用于特定用途的大批量產(chǎn)品中。但由于HDLC標(biāo)準(zhǔn)的文本較多,ASIC芯片出于專用性的目的難以通用于不同版本,缺乏應(yīng)用靈活性。有的芯片公司還有自己的標(biāo)
  • 關(guān)鍵字: 鏈路  控制  功能  實(shí)現(xiàn)  數(shù)據(jù)  高級(jí)  FPGA  DSP  HDLC  基于  

采用混合信號(hào)FPGA的功率管理解決方案

  • 采用混合信號(hào)FPGA的功率管理解決方案, 概述   Actel Fusionreg; 混合信號(hào)FPGA能夠?qū)崿F(xiàn)功率管理,包括上電順序、運(yùn)行時(shí)間功率監(jiān)控,以及關(guān)機(jī)控制。此外,愛特公司提供的混合信號(hào)功率管理工具(Mixed-Signal Power Manager, MPM)參考設(shè)計(jì),更可在如AFS0
  • 關(guān)鍵字: 管理  解決方案  功率  FPGA  混合  信號(hào)  采用  

采用FPGA和VHDL語言的多按鍵狀態(tài)識(shí)別系統(tǒng)

  • 采用FPGA和VHDL語言的多按鍵狀態(tài)識(shí)別系統(tǒng),這里提出一種利用FPGA的I/0端口數(shù)多和可編程的特點(diǎn),采用VHDL語言的多按鍵狀態(tài)識(shí)別系統(tǒng),實(shí)現(xiàn)識(shí)別60個(gè)按鍵自由操作,并簡(jiǎn)化MCU的控制信號(hào)?! ? 系統(tǒng)設(shè)計(jì)方案  FPGA是一種可編程邏輯器件,它具有良好性能、極高的
  • 關(guān)鍵字: 狀態(tài)  識(shí)別  系統(tǒng)  按鍵  語言  FPGA  VHDL  采用  

FPGA教學(xué):應(yīng)用與研究并重

  • 問:您對(duì)“第三屆開源硬件及嵌入式大賽”的哪些作品印象較深? 答:一個(gè)就是浙大的“基于FPGA的M2M異構(gòu)虛擬化系統(tǒng)”設(shè)計(jì),一個(gè),還有太原理工大學(xué)?的AVS編碼FPGA實(shí)現(xiàn)。 問:這次比賽是否公平公正? 答:這個(gè)評(píng)選方式不是特別學(xué)術(shù)性的,有點(diǎn)是大家喜好的程度的海選。 問:就是理論性的東西評(píng)選的分值相對(duì)占的低了一些? 答:從最后的結(jié)果來看是這樣的。 問:是否應(yīng)該專家的分?jǐn)?shù)權(quán)重還要更高一點(diǎn)? 答:總的來說我覺得名次不是最重要的,
  • 關(guān)鍵字: FPGA  Xilinx  教育  

集成UART核心的FPGA異步串行實(shí)現(xiàn)

  • 串行外設(shè)都會(huì)用到RS232-C異步串行接口,傳統(tǒng)上采用專用的集成電路即UART實(shí)現(xiàn),如TI、EXAR、EPIC的550、452等系列,但是我們一般不需要使用完整的UART的功能,而且對(duì)于多串口的設(shè)備或需要加密通訊的場(chǎng)合使用UART也不是
  • 關(guān)鍵字: UART  FPGA  集成  核心    

基于FPGA和DSP的高速圖像處理系統(tǒng)

  • 摘要:為了提高圖像處理系統(tǒng)的高性能和低功耗,提出了一種基于FPGA和DSP協(xié)同作業(yè)的高速圖像處理嵌入式系統(tǒng),其中DSP為主處理器,負(fù)責(zé)圖像處理,而FPGA為協(xié)處理器,負(fù)責(zé)系統(tǒng)的所有數(shù)字邏輯。整個(gè)系統(tǒng)中FPGA和DSP的工作
  • 關(guān)鍵字: FPGA  DSP  高速圖像處理  系統(tǒng)    

SMT電子產(chǎn)品進(jìn)行PCB設(shè)計(jì)的步驟

  •  1.首先確定電子產(chǎn)品功能、性能指標(biāo)、成本以及整機(jī)的外形尺寸的總體目標(biāo)新產(chǎn)品開發(fā)設(shè)計(jì)時(shí),首先要給產(chǎn)品的性能、質(zhì)量和成本進(jìn)行定位。—般情況下,任何產(chǎn)品設(shè)計(jì)都需要在性能、可制造性及成本之間進(jìn)行權(quán)衡和折中
  • 關(guān)鍵字: SMT  PCB  電子產(chǎn)品    

pcb半塞孔方法簡(jiǎn)介

  • 1 前言  在生產(chǎn)中,有時(shí)會(huì)碰到某些客戶,要求部分孔塞孔,但又不能完全塞飽滿,塞孔的背面阻焊開窗,且有深度要求,通俗稱為“半塞孔”。據(jù)了解此類客戶是要在這些孔做測(cè)試,會(huì)把測(cè)試探針打入孔內(nèi)。如果
  • 關(guān)鍵字: pcb  半塞孔  方法    

PCB線路板鍍電詳細(xì)步驟介紹

  • (一)、浸酸 ?、?作用與目的:除去板面氧化物,活化板面,一般濃度在5%,有的保持在10%左右,主要是防止水分帶入造成槽液硫酸含量不穩(wěn)定; ?、?酸浸時(shí)間不宜太長(zhǎng),防止板面氧化;在使用一段時(shí)間后,酸液出現(xiàn)渾濁或銅
  • 關(guān)鍵字: PCB  線路板  鍍電    

如何在PCB文件中添加文字

  • 如何在PCB文件中添加文字一直是大家比較關(guān)心的一個(gè)話題,現(xiàn)在的99SE可以輕松解決大家的這一煩惱了,今天就跟大家分享一下吧:  第一步:安裝好PROTEL99SE,運(yùn)行主菜單下的“放置>漢字”     第二步:
  • 關(guān)鍵字: PCB    

基于FPGA和51單片機(jī)信號(hào)發(fā)生器設(shè)計(jì)與實(shí)現(xiàn)

  • 摘要:為了降低傳統(tǒng)函數(shù)信號(hào)發(fā)生器成本,改善函數(shù)信號(hào)發(fā)生器低頻穩(wěn)定性,本文結(jié)合FPGA和51單片機(jī)設(shè)計(jì)并實(shí)現(xiàn)了產(chǎn)生以0.596Hz頻率精度各種函數(shù)信號(hào)。函數(shù)信號(hào)頻率、波形、幅度由51單片機(jī)控制,并用LCD顯示函數(shù)信號(hào)相關(guān)
  • 關(guān)鍵字: 設(shè)計(jì)  實(shí)現(xiàn)  信號(hào)發(fā)生器  單片機(jī)  FPGA  基于  

提高PCB設(shè)計(jì)布通率及設(shè)計(jì)效率的技巧

  • PCB布線設(shè)計(jì)中,對(duì)于布通率的的提高有一套完整的方法,在此,我們?yōu)榇蠹姨峁┨岣逷CB設(shè)計(jì)布通率以及設(shè)計(jì)效率的有效技巧,不僅能為客戶節(jié)省項(xiàng)目開發(fā)周期,還能最大限度的保證設(shè)計(jì)成品的質(zhì)量。  1、確定PCB的層數(shù)  
  • 關(guān)鍵字: PCB  布通率  設(shè)計(jì)效率    
共8419條 311/562 |‹ « 309 310 311 312 313 314 315 316 317 318 » ›|

fsp:fpga-pcb介紹

您好,目前還沒有人創(chuàng)建詞條fsp:fpga-pcb!
歡迎您創(chuàng)建該詞條,闡述對(duì)fsp:fpga-pcb的理解,并與今后在此搜索fsp:fpga-pcb的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473