汽車在給人們生活帶來便利的同時也帶來了交通事故。其中超速行駛是造成交通事故的重要隱患之一。據(jù)研究表明 ...
關(guān)鍵字:
FPGA 圖像傳感器 驅(qū)動
隨著FPGA設(shè)計越來越復(fù)雜,芯片內(nèi)部的時鐘域也越來越多,使全局復(fù)位已不能夠適應(yīng)FPGA設(shè)計的需求,更多的設(shè)計趨向于使用局部的復(fù)位。本節(jié)將會從FPGA內(nèi)部復(fù)位“樹”的結(jié)構(gòu)來分析復(fù)位的結(jié)構(gòu)。我們的復(fù)位線將會
關(guān)鍵字:
FPGA 全局
一般人們只知道氯可以殺菌,在自來水和游泳池里通常都要用到。含氯的漂白粉還可以讓我們的衣服又白又亮,但日常生活與電子產(chǎn)品是不盡相同的。 PCB生產(chǎn)者都應(yīng)該關(guān)心的是下面幾件事:對PCB組裝者來說,氯離子的存在會造
關(guān)鍵字:
pcb 氯離子 處理方法
PCB的設(shè)計流程分為網(wǎng)表輸入、規(guī)則設(shè)置、元器件布局、布線、檢查、復(fù)查、輸出六個步驟.1. 網(wǎng)表輸入網(wǎng)表輸入有兩種方法,一種是使用PowerLogic的OLE PowerPCB Connection功能,選擇Send Netlist,應(yīng)用OLE功能,可以隨時
關(guān)鍵字:
PCB 電路設(shè)計 流程
ASIC是英文的Application Specific Integrated Circuits縮寫,即專用集成電路,是指應(yīng)特定用戶要求和特定電子系統(tǒng)的需要而設(shè)計、制造的集成電路。目前用CPLD(復(fù)雜可編程邏輯器件)和FPGA(現(xiàn)場可編程邏輯陣列)來進(jìn)行AS
關(guān)鍵字:
FPGA ASIC 比較
現(xiàn)在的FPGA正變得越來越復(fù)雜,向引腳分配信號的任務(wù)曾經(jīng)很簡單,現(xiàn)在也變得相當(dāng)繁復(fù)。下面這些用于向多用途引腳指配信號的指導(dǎo)方針有助于設(shè)計師根據(jù)最多到最少的約束信號指配原則提前考慮信號指配,并減少反復(fù)的次數(shù)
關(guān)鍵字:
FPGA 引腳信號 分配
盡管FPGA和CPLD都是可編程器件,有很多共同特點(diǎn),但由于CPLD和FPGA結(jié)構(gòu)上的差異,具有各自的特點(diǎn):1、CPLD更適合完成各種算法和組合邏輯,FPGA更適合于完成時序邏輯。換句話說,FPGA更適合于觸發(fā)器豐富的結(jié)構(gòu),而CPLD更適
關(guān)鍵字:
FPGA CPLD 比較
摘要 :本文設(shè)計了一種以超低功耗單片機(jī)MSP430F149為控制器,以高速的FPGA實(shí)現(xiàn)等精度測量正弦信號的頻率、周期和相位差的多功能計數(shù)器。
關(guān)鍵字:
單片機(jī) FPGA 計數(shù)器 201209
摘要:項目實(shí)現(xiàn)的是一個手持式雙蹤袖珍示波器,以TMS320F28033為核心,由信號放大電路、信號采集電路、數(shù)據(jù)存儲與處理模塊、系統(tǒng)控制與顯示模塊等部分組成。信號放大電路先對輸入信號進(jìn)行程控增益放大。信號采集電路使用高速ADC對信號進(jìn)行模數(shù)轉(zhuǎn)換,數(shù)據(jù)送入以FPGA為核心的數(shù)據(jù)存儲與處理模塊。
關(guān)鍵字:
FPGA 示波器 TMS320F28033 201209
無線設(shè)備的數(shù)量、通信標(biāo)準(zhǔn)的多樣性,以及調(diào)制方案的復(fù)雜度,每一年都在不斷增加。而隨著每一代新技術(shù)的誕生,由于使用傳統(tǒng)技術(shù)測試無線設(shè)備,需要大量更復(fù)雜的測試設(shè)備,其成本也在不斷提高。
關(guān)鍵字:
NI LabVIEW FPGA
2012年9月-美國國家儀器公司(National Instruments, 簡稱 NI)于2012年9月11日到 12日在北京參加了由中國無線電協(xié)會主辦,WiFi聯(lián)盟支持的第13屆中國無線技術(shù)與應(yīng)用大會。此會議由著名專家和業(yè)內(nèi)人士參與制定,日程涵蓋了無線通信技術(shù)的技術(shù)、管理和應(yīng)用多個環(huán)節(jié)。
關(guān)鍵字:
NI WiFi FPGA
隨著時代的發(fā)展,洗衣機(jī)已成為人們?nèi)粘I钪械谋匦杵?。目前全自動單筒、滾筒洗衣機(jī)已日漸盛行,但其結(jié)構(gòu)復(fù)...
關(guān)鍵字:
FPGA PWM波形 DSP模塊
本文是根據(jù)FPGA技術(shù)牛人歷年來的經(jīng)驗(yàn)所總結(jié)出來的關(guān)于FPGA開發(fā)基本流程及注意事項基本介紹,希望給初學(xué)者丁點(diǎn)幫助。眾所周知,F(xiàn)PGA是可編程芯片,因此FPGA的設(shè)計方法包括硬件設(shè)計和軟件設(shè)計兩部分。硬件包括FPGA芯片
關(guān)鍵字:
FPGA 經(jīng)驗(yàn)談 基本流程 注意事項
基于FPGA的高清圖像處理方法介紹,從模擬廣播向數(shù)字廣播的轉(zhuǎn)變?yōu)闃I(yè)界提供了令人振奮的新服務(wù)和掙錢機(jī)會,而OEM廠商之間為生產(chǎn)更有價格吸引力的系統(tǒng)而進(jìn)行的競爭也非常激烈。然而,正如許多其它技術(shù)轉(zhuǎn)變時所面臨的情況一樣,各個企業(yè)為競爭市場領(lǐng)導(dǎo)地位
關(guān)鍵字:
方法 介紹 圖像處理 高清 FPGA 基于
基于FPGA的正交相干檢波方法及實(shí)現(xiàn),引言 現(xiàn)代雷達(dá)普遍采用相參信號來進(jìn)行處理,而如何獲得高精度基帶數(shù)字正交(I,Q)信號是整個系統(tǒng)信號處理成敗的關(guān)鍵。傳統(tǒng)的做法是采用模擬相位檢波器來得到I、Q信號,其正交性能一般為:幅度平衡在2%左右,相位
關(guān)鍵字:
方法 實(shí)現(xiàn) 相干 正交 FPGA 基于
fsp:fpga-pcb介紹
您好,目前還沒有人創(chuàng)建詞條fsp:fpga-pcb!
歡迎您創(chuàng)建該詞條,闡述對fsp:fpga-pcb的理解,并與今后在此搜索fsp:fpga-pcb的朋友們分享。
創(chuàng)建詞條