摘 要:先分析了8PSK 的軟解調(diào)原理,針對(duì)最優(yōu)的對(duì)數(shù)似然比(LLR)運(yùn)算復(fù)雜度較高的特點(diǎn),選用了相對(duì)簡化的最大值(MAX)算法作為可編程邏輯門陣列(FGPA)硬件平臺(tái)實(shí)現(xiàn)方案。隨后,通過QUARTUS II 仿真平臺(tái)對(duì)8P
關(guān)鍵字:
FPGA 8PSK 軟解調(diào)
摘要:為了實(shí)現(xiàn)激光筆與大屏幕的互動(dòng),基于常用的OV9650攝像頭模塊和315 MHz無線收發(fā)模塊,采用了一種FPGA架構(gòu)實(shí)現(xiàn)激光筆與大屏幕互動(dòng)的設(shè)計(jì)方案。OV9650攝像頭模塊的采集信號(hào)由FPGA進(jìn)行緩存和處理,由它計(jì)算出激光點(diǎn)
關(guān)鍵字:
FPGA 激光筆 輔助 教學(xué)系統(tǒng)
如今,各種規(guī)范和標(biāo)準(zhǔn)都對(duì)系統(tǒng)的整體功耗提出了越來越嚴(yán)格的要求,以至于系統(tǒng)設(shè)計(jì)師面臨越來越艱巨的挑戰(zhàn)。...
關(guān)鍵字:
FPGA 降低功耗
集成了FPGA架構(gòu)、硬核CPU子系統(tǒng)以及其他硬核IP的半導(dǎo)體器件SoCFPGA已經(jīng)發(fā)展到了一個(gè)“關(guān)鍵點(diǎn)”,它在今...
關(guān)鍵字:
SoC FPGA 硬核 IP 嵌入式系統(tǒng) Altera
摘要:多通道頻率檢測是當(dāng)前數(shù)字接收機(jī)的一種常用的頻率測量方案,該方法可以較好地解決頻率截獲概率與頻率分辨力的矛盾,并在復(fù)雜的電磁環(huán)境中具有處理多個(gè)同時(shí)到達(dá)信號(hào)的能力。文中給出了基于FPGA來實(shí)現(xiàn)多信道頻率
關(guān)鍵字:
FPGA 多通道 頻率 檢測技術(shù)
摘要:為了實(shí)現(xiàn)煙支剔除的自動(dòng)化程度,減少人為干預(yù)量和提高剔除精度,文中給出了采用FPGA硬件編程方法將數(shù)據(jù)采集部件采集到的煙支數(shù)據(jù)經(jīng)A/D轉(zhuǎn)換后送入FPGA,然后根據(jù)一定的判決算法輸出控制信號(hào),以用于控制剔除閥
關(guān)鍵字:
FPGA 檢測系統(tǒng)
摘要:給出了一種在Xinlinx的Spartan-3E評(píng)估板上實(shí)現(xiàn)Modbus通信協(xié)議的方法。該方法以PC為上位機(jī),并在評(píng)估板上嵌入Picoblaze軟核作為下位機(jī)來實(shí)現(xiàn)Modbus通信協(xié)議的功能。文中同時(shí)介紹了使用Xilinx ISE和Picoblaze軟核
關(guān)鍵字:
通信 協(xié)議 Modbus 實(shí)現(xiàn) FPGA Picoblaze 基于
基于FPGA和LAN91C111的嵌入式以太網(wǎng)接口設(shè)計(jì),摘要:介紹了SMSC公司生產(chǎn)的嵌入式以太網(wǎng)控制器LAN91C111的主要特點(diǎn)及工作原理,并從系統(tǒng)方案、硬件設(shè)計(jì)、軟件設(shè)計(jì)等方面,詳細(xì)介紹了基于ALTERA公司的NIOS II軟核處理器芯片LAN91C111芯片來實(shí)現(xiàn)以太網(wǎng)互聯(lián)通信的原理
關(guān)鍵字:
接口 設(shè)計(jì) 以太網(wǎng) 嵌入式 FPGA LAN91C111 基于
Altera公司今天宣布,開始提供業(yè)界第一款集成增強(qiáng)前向糾錯(cuò)(EFEC)IP內(nèi)核,該內(nèi)核針對(duì)高性能StratixIV和Stratix...
關(guān)鍵字:
FPGA 100G EFEC
摘要:給出了采用FPGA設(shè)計(jì)芯片技術(shù)對(duì)QPSK解調(diào)器進(jìn)行設(shè)計(jì)的實(shí)現(xiàn)方法。該方法可將解調(diào)器中原有的多種專用芯片的功能集成在一片大規(guī)??删幊踢壿嬈骷﨔PGA上,從而實(shí)現(xiàn)了高度集成化和小型化。仿真結(jié)果表明,該方案具有突
關(guān)鍵字:
DQPSK FPGA 差分 解調(diào)器
摘要:介紹了NCO數(shù)字控制振蕩器的工作原理,詳細(xì)分析了數(shù)控振蕩器的性能指標(biāo)和其在FPGA中的實(shí)現(xiàn)方法,最后給出了新設(shè)計(jì)的數(shù)控振蕩器在QUARTUSII中的仿真結(jié)果。 關(guān)鍵詞:數(shù)控振蕩器(NCO);無雜散動(dòng)態(tài)范圍(SFDR);FPG
關(guān)鍵字:
FPGA NCO 數(shù)字控制 振蕩器
摘要:依據(jù)標(biāo)準(zhǔn)的VGA顯示接口的顯示原理,介紹了一種利用可編程邏輯器件FPGA,并以VerilogHDL語言為邏輯描述工具來完成VGA接口的控制,從而實(shí)現(xiàn)簡單的彩色條紋顯示的具體方法。 關(guān)鍵宇:VGA;FPGA;VerilogHDL;彩色
關(guān)鍵字:
FPGA VGA 控制器
摘要:為提高整個(gè)系統(tǒng)時(shí)間的同步精度,以便為測量設(shè)備提供可靠的時(shí)間信息和標(biāo)準(zhǔn)頻率信號(hào),給出了一種基于FPGA的IRIG-B編解碼器的設(shè)計(jì)與實(shí)現(xiàn)方法。新系統(tǒng)基于模塊化設(shè)計(jì),其中編碼部分完成標(biāo)準(zhǔn)時(shí)間信息及相應(yīng)的BCD碼的
關(guān)鍵字:
IRTG-B FPGA 編解碼器
可編程時(shí)鐘器件集成了主要的時(shí)序元件,如一個(gè)PLL、分頻器、扇出緩沖器、零延遲緩沖器,從而節(jié)省電路板面積、降低成本,并提高性能。使用諸如ispClock5400D系列器件,設(shè)計(jì)人員可以更好地規(guī)劃其特定系統(tǒng)的理想時(shí)鐘產(chǎn)生和分配電路,更好地利用其FPGA上的I/O。
關(guān)鍵字:
分配 控制 時(shí)鐘 FPGA I/O 改進(jìn) 免費(fèi)
fpga介紹
FPGA是英文Field-Programmable Gate Array的縮寫,即現(xiàn)場可編程門陣列,它是在PAL、GAL、EPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。
FPGA采用了邏輯單元陣列LCA(Logic Cell Array)這樣一個(gè)新概念,內(nèi)部包括可 [
查看詳細(xì) ]