首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> fpga-pwm

fpga-pwm 文章 最新資訊

基于FPGA二次群分接器的實現

  • 1.引言
    為了提高傳輸速率,擴大通信容量,減少信道數量,通常把多路信號復用成一路信號進行傳輸。在多種復用方式中,時分復用是一種常用的方式。時分復用是多路信號按照時間間隔共享一路信道進行傳輸。復接是
  • 關鍵字: 實現  FPGA  基于  FPGA  

模塊化FPGA設計在某雷達接收機中的應用

  • 0 引言
    目前基于FPGA和DSP結構的軟件無線電技術被廣泛應用在數字接收機設計中,雷達接收機領域的數字化技術也在日趨發(fā)展,如何借助數字化的軟硬件優(yōu)勢設計出易實現、靈活,并滿足不同性能指標和目的的數字接收
  • 關鍵字: FPGA  模塊化  雷達接收機  中的應用    

使用NI LabVIEW FPGA 與智能 DAQ的自動高電壓電擊

  • Author(s):
    David Hakey - Medtronic, Inc.
    Patrick J. Ryan - Medtronic, Inc.
    Johnny Maynes - Medtronic, Inc. Industry:
    Electronics, Biotechnology Products:
    NI-VISA, LabVIEW, FPGA Module, PXI-7811R
  • 關鍵字: LabVIEW  FPGA  DAQ  自動    

基于FPGA的軟件無線電平臺設計 

  • 軟件無線電的出現,是無線電通信從模擬到數字、從固定到移動后,由硬件到軟件的第三次變革。簡單地說,軟件無...
  • 關鍵字: FPGA  軟件無線電平臺  

基于FPGA的QPSK及OQPSK信號調制解調電路

  • 0引言調制識別技術在軍事、民用領域都有十分廣泛的應用價值,近年來一直受到人們的關注。隨著更多...
  • 關鍵字: FPGA  QPSK  OQPSK  調制  解調  

以FPGA為橋梁的FIFO設計方案及其應用

  • 引言在利用DSP實現視頻實時跟蹤時,需要進行大量高速的圖像采集。而DSP本身自帶的FIFO并不足以支持...
  • 關鍵字: FPGA  FIFO  SDRAM  DSP  

基于CPLD/FPGA的多功能分頻器的設計與實現

  • 引言 分頻器在CPLD/FPGA設計中使用頻率比較高,盡管目前大部分設計中采用芯片廠家集成的鎖相環(huán)資源 ,但是對于要求奇數倍分頻(如3、5等)、小數倍(如2.5、3.5等)分頻、占空比50%的應用場合卻往往不能滿足要求。
  • 關鍵字: CPLD  FPGA  多功能  分頻器    

基于DSP TMS320LF2407的PWM整流技術研究

  • 引 言 整流器作為一種AC/DC變換裝置,其發(fā)展經歷了由不可控整流器(二極管整流)、相控整流器(晶閘管整流)到PWM整流器(門極可關斷功率開關管)的發(fā)展歷程。晶閘管相控整流和二極管不可控整流對電網諧波污染嚴重,且
  • 關鍵字: 技術  研究  整流  PWM  DSP  TMS320LF2407  基于  DSP  

基于DSP和FPGA的調幅廣播信號監(jiān)測系統(tǒng)

  • 基于DSP和FPGA的調幅廣播信號監(jiān)測系統(tǒng), 引言  隨著通信與廣播電視業(yè)務的發(fā)展,無線電頻譜迅速、大量的被占用,頻道擁擠和相互間干擾日趨嚴重,為了能有效地利用無線電頻譜,減少相互間的干擾,信號監(jiān)測業(yè)務隨之成為必要。調幅廣播信號監(jiān)測系統(tǒng)是用于實
  • 關鍵字: 信號  監(jiān)測  系統(tǒng)  廣播  調幅  DSP  FPGA  基于  DSP  FPGA  

Altera 推出業(yè)界首款串行 RapidIO 2.1 IP 解決方案

  •   Altera 公司 (NASDAQ: ALTR) 今天宣布推出業(yè)界首款支持 RapidIO® 2.1 規(guī)范的知識產權 (IP) 內核。Altera 的串行 RapidIO IP 內核可支持多達四條通道,每條通道速率為 5.0 GBaud,從而滿足了無線市場日益增長的帶寬和可靠性需求。該 IP 內核專門針對擁有多個嵌入式收發(fā)器的 Stratix® IV FPGA 而優(yōu)化,并得到了Quartus® II 軟件 v9.1 的支持。   RapidIO 2.1 規(guī)范在許多應用中均可實
  • 關鍵字: Altera  RapidIO  FPGA  Quartus  

擴大嵌入式領域勢力范圍 FPGA廠商積極備戰(zhàn)

  •   隨著經濟情勢與市場環(huán)境的改變,歷經長足發(fā)展的可編程邏輯組件(PLD)正憑借著成熟的技術將觸角深入量產型的消費及嵌入式市場,并以更加經濟的開發(fā)成本持續(xù)搶占傳統(tǒng)ASIC/ASSP市場.   "ASIC/ASSP的商業(yè)模式愈來愈難以為繼,"愛特(Actel)公司應用工程師陳冠志指出.巨額的芯片制造成本是首先面臨的關卡."300mm晶圓廠的成本以驚人的速度增長,在45nm節(jié)點約需30億美元;而到了32nm節(jié)點,估計會達到100億美元."另一方面,全球市場的動蕩情況,也
  • 關鍵字: Altera  FPGA  40nm  

TI 宣布推出離線式綠色環(huán)保模式脈寬調制控制器

  •   日前,德州儀器 (TI) 宣布推出離線式綠色環(huán)保模式脈寬調制 (PWM) 控制器,可提高電源應用效率,同時還可最大限度地降低其空間占用與系統(tǒng)成本。UCC28610 的頻率與峰值電流調制可在滿負載條件下實現 85% 的效率,并在整個負載范圍內保持高效率。UCC28610與標準反向控制器相比,外部組件減少 30%,可充分滿足輸出功率范圍在 15W 至 65W 之間的應用需求,包括 AC/DC 適配器、游戲機、筆記本電腦與打印機適配器、LCD 電視與監(jiān)控器、機頂盒、設備電源、偏置電源或其它需要滿足能源之星效
  • 關鍵字: TI  PWM  UCC28610  

Xilinx推出EasyPath-6 FPGA

  •   全球可編程邏輯解決方案領導廠商賽靈思公司 (Xilinx, Inc. )日前宣布隆重推出EasyPath?-6 FPGA,該產品為高性能 FPGA 進入量產器件提供了六周內即可實現的總成本最低、風險最小的的解決方案, 在所有FPGA降低成本解決方案中轉入量產時間最快。新款 EasyPath FPGA 無最低訂購量限制,讓客戶可根據最終市場需求下訂單,且成本較購買等量的 FPGA 低 35%。   此外,雖然大多數成本降低的方案會讓設計選項受到限制,迫使客戶接受未經優(yōu)化的部件或封裝, 然而
  • 關鍵字: Xilinx  FPGA  EasyPath  

基于FPGA的人工神經網絡實現方法的研究

  • 基于FPGA的神經網絡實現方法已成為實際實時應用神經網絡的一種途徑。本文就十多年來基于FPGA的ANN實現作一個系統(tǒng)的總結,例舉關鍵的技術問題,給出詳細的數據分析,引用相關的最新研究成果,對不同的實現方法和思想進行討論分析,并說明存在的問題以及改善方法,強調神經網絡FPGA實現的發(fā)展方向和潛力及提出自己的想法。另外,還指出基于FPGA實現神經網絡存在的瓶頸制約,最后對今后的研究趨勢作出估計。
  • 關鍵字: FPGA  人工神經網絡  實現方法    
共7264條 385/485 |‹ « 383 384 385 386 387 388 389 390 391 392 » ›|
關于我們 - 廣告服務 - 企業(yè)會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473