首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> fpga+dsp

fpga+dsp 文章 最新資訊

Altera提供Arria II GX開(kāi)發(fā)套件 加速3-Gbps應(yīng)用開(kāi)發(fā)

  •   Altera公司今天宣布,開(kāi)始提供Arria® II GX FPGA開(kāi)發(fā)套件。用戶利用套件提供的硬件和軟件資源,可以快速評(píng)估并應(yīng)用Altera的中端40-nm FPGA——Arria II GX,在通信、廣播、計(jì)算機(jī)和存儲(chǔ)、測(cè)試和測(cè)量以及醫(yī)療和軍事應(yīng)用中,實(shí)現(xiàn)各類高性能數(shù)字功能。   Arria II GX FPGA開(kāi)發(fā)套件包括完整的系統(tǒng),其組件經(jīng)過(guò)預(yù)先驗(yàn)證,并提供硬件參考設(shè)計(jì),從而幫助用戶縮短了開(kāi)發(fā)時(shí)間。例如,開(kāi)發(fā)套件提供PCI Express (PCIe) G
  • 關(guān)鍵字: Altera  Arria  FPGA  開(kāi)發(fā)套件  

Altium加快其軟件更新步伐

  •   Altium繼續(xù)在其下一代電子產(chǎn)品設(shè)計(jì)軟件Altium Designer中提供新功能,幫助電子產(chǎn)品設(shè)計(jì)人員站在新科技和潮流的最前沿。   Altium公司首席執(zhí)行官Nick Martin表示:“我們認(rèn)為,讓用戶等待每隔數(shù)年才更新一次版本的產(chǎn)業(yè)模型已經(jīng)完全不符合當(dāng)前的需求。”   此次最重要的新特性是基于網(wǎng)絡(luò)的軟件許可證管理和訪問(wèn)選項(xiàng)。它使電子產(chǎn)品設(shè)計(jì)人員能夠有效地管理設(shè)計(jì)團(tuán)隊(duì)、工作量及項(xiàng)目。   Altium Designer中的其他新特性包括針對(duì)板卡級(jí)設(shè)計(jì)人員的定制FP
  • 關(guān)鍵字: Altium  電子產(chǎn)品設(shè)計(jì)  FPGA  HDL  

音頻信號(hào)分析儀

  • 引言
    音頻信號(hào)分析儀利用頻譜分析原理來(lái)分析被測(cè)信號(hào)的頻率、頻譜及波形。常用的頻譜分析方法有:掃頻法、數(shù)字濾波法、FFT法。這里提出一種基于FFT方法的音頻信號(hào)分析儀設(shè)計(jì)方案,通過(guò)快速傅里葉變換(FFT)把被測(cè)
  • 關(guān)鍵字: 分析儀  信號(hào)  音頻  單片機(jī),F(xiàn)PGA,音頻,信號(hào)  

一種基于高速DSP的圖像處理應(yīng)用平臺(tái)

  • 一種基于高速DSP的圖像處理應(yīng)用平臺(tái),引言  完成某一特定任務(wù)的圖像處理系統(tǒng),其硬件方案大體上有三種:使用通用計(jì)算機(jī)[1]、使用ASIC(Application Specific Integrated Circuit)[2]和使用DSP(Digital Signal Processor)[3]。使用通用計(jì)算機(jī)的方案可
  • 關(guān)鍵字: 應(yīng)用  平臺(tái)  圖像處理  DSP  高速  基于  

大容量閃存器件K9KAG08UOM與DSP的接口設(shè)計(jì)

  • 前言
    慣性導(dǎo)航系統(tǒng)、各種導(dǎo)引頭及空間飛行器等測(cè)試和記錄應(yīng)用系統(tǒng),都需要自主、實(shí)時(shí)、可靠存儲(chǔ)大量的關(guān)鍵信息,并保證即使整個(gè)系統(tǒng)掉電,所采集到的數(shù)據(jù)仍能長(zhǎng)時(shí)間保持不丟失,實(shí)現(xiàn)歷史數(shù)據(jù)查詢,便于數(shù)據(jù)分析
  • 關(guān)鍵字: 9KAG  DSP  KAG  UOM    

基于56F8O13 DSP的FIR濾波器設(shè)計(jì)

  • 0 引言
    數(shù)字濾波器是一種用來(lái)過(guò)濾時(shí)間離散信號(hào)的數(shù)字系統(tǒng),通過(guò)對(duì)抽樣數(shù)據(jù)進(jìn)行數(shù)學(xué)處理來(lái)達(dá)到頻域。濾波的目的。根據(jù)其單位沖激響應(yīng)函數(shù)的時(shí)域特性可分為兩類:無(wú)限沖激響應(yīng)(IIR)濾波器和有限沖激響應(yīng)(FIR)濾波
  • 關(guān)鍵字: 56F8O13  DSP  FIR  濾波器設(shè)計(jì)    

賽靈思宣布Virtex-6 FPGA系列兼容PCI Express 2.0標(biāo)準(zhǔn)

  •   全球可編程邏輯解決方案領(lǐng)導(dǎo)廠商賽靈思公司今天宣布其最新一代Virtex®-6 FPGA系列兼容PCI Express® 2.0標(biāo)準(zhǔn),與前一代產(chǎn)品系列相比功耗降低50%,與競(jìng)爭(zhēng)產(chǎn)品相比性能提高15%。在Virtex-6 FPGA中集成的第二代PCIe®模塊已經(jīng)通過(guò)了1-8通道配置的PCI-SIG PCI Express 2.0版本兼容性與互操作性測(cè)試,進(jìn)一步豐富了賽靈思及其支持廣泛采用的串行互連標(biāo)準(zhǔn)的聯(lián)盟成員的設(shè)計(jì)資源。這一重大的里程碑事件有望加速高帶寬PCIe 2.0系統(tǒng)在通信
  • 關(guān)鍵字: Xilinx  Virtex  FPGA  ISE  

臺(tái)積電可能調(diào)高財(cái)測(cè) 3Q成長(zhǎng)挑戰(zhàn)兩位數(shù)

  •   晶圓雙雄法說(shuō)本周隆重登場(chǎng),臺(tái)積電在通訊與PC相關(guān)IC客戶投片積極下有機(jī)會(huì)調(diào)高原本第3季財(cái)測(cè),單季挑戰(zhàn)兩位數(shù)成長(zhǎng),臺(tái)積電董事長(zhǎng)張忠謀亦可望釋出謹(jǐn)慎、樂(lè)觀產(chǎn)業(yè)展望;而提早一天登場(chǎng)的聯(lián)電也預(yù)期,在先進(jìn)制程產(chǎn)能吃緊及積極價(jià)格策略奏效下,成長(zhǎng)率表現(xiàn)也不俗,可望高個(gè)位數(shù)成長(zhǎng);排名晶圓代工老三的新加坡特許(Chartered Semiconductor)則是已經(jīng)率先調(diào)升資本支出至5億美元。   晶圓代工本周法說(shuō)將登場(chǎng),臺(tái)積電、世界先進(jìn)上周股價(jià)已率先表態(tài),完成填權(quán)息,預(yù)料臺(tái)積電30日壓軸法說(shuō)最為關(guān)鍵,而世界先進(jìn)第2
  • 關(guān)鍵字: 臺(tái)積電  晶圓  無(wú)線通訊  FPGA  

CEVA 積極擴(kuò)展全球手機(jī)市場(chǎng)份額

  •   CEVA 創(chuàng)新性的 DSP 內(nèi)核一直帶領(lǐng)該公司取得成功。現(xiàn)在全球前五大手機(jī)制造商中有四家都在量產(chǎn) CEVA 芯片組支持的手機(jī)產(chǎn)品。而迄今為止,這些制造商已經(jīng)付運(yùn)了 5 億多部采用CEVA 芯片組的手機(jī)。   CEVA 公司首席執(zhí)行官 Gideon Wertheizer 表示:“在過(guò)去18個(gè)月,我們?cè)谑謾C(jī)市場(chǎng)取得可觀的成績(jī)。隨著業(yè)界廣泛采用CEVA的DSP內(nèi)核,我們的技術(shù)已為諾基亞、三星、LG 、索尼愛(ài)立信、中興、海爾、華為以及其它手機(jī)制造商采納。我相信我們的市場(chǎng)和強(qiáng)大的技術(shù)背景將帶領(lǐng)CE
  • 關(guān)鍵字: CEVA  DSP  4G  LTE  

滿足多種3G基站要求的開(kāi)發(fā)平臺(tái)

  • 當(dāng)前與未來(lái)無(wú)線空中接口的載波與帶寬要求,對(duì)3G基站OEM廠商提出了挑戰(zhàn),他們必須選擇能夠迅速滿足高密度基帶應(yīng)...
  • 關(guān)鍵字: 3G  基站  DSP  LTE  

基于FPGA的VGA圖象信號(hào)發(fā)生器設(shè)計(jì)

  • 1、引言 VGA(視頻圖形陣列)作為一種標(biāo)準(zhǔn)的顯示接口在視頻和計(jì)算機(jī)領(lǐng)域得到了廣泛的應(yīng)用。VGA圖像信號(hào)發(fā)生器是電視臺(tái)、電視機(jī)生產(chǎn)企業(yè)、電視維修人員常用的儀器,其主要功能就是產(chǎn)生標(biāo)準(zhǔn)的圖像測(cè)試信號(hào)。
  • 關(guān)鍵字: FPGA  VGA  圖象信號(hào)  發(fā)生器    

功率管理:用混合信號(hào)FPGA控制電壓攀升率

  • 引言(混合信號(hào)FPGA控制多電平系統(tǒng)的電壓攀升率):隨著工藝尺度不斷縮小,器件常常需要多個(gè)電源。為了減小功耗和最大限度地提高性能,器件的核心部分一般趨向于在低電壓下工作。為了與傳統(tǒng)的器件接口,或與現(xiàn)有的I/O標(biāo)
  • 關(guān)鍵字: FPGA  功率管理  混合信號(hào)  控制電壓    

Blackfin助您無(wú)線IP視頻監(jiān)控的應(yīng)用

  • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
  • 關(guān)鍵字: Blackfin  DSP  無(wú)線IP視頻監(jiān)控  isuppli  

基于FPGA和MV-D1024E相機(jī)的圖像采集系統(tǒng)

  • 摘要:分析了MV-D1024E系列高幀頻CMOS相機(jī)的工作時(shí)序和參數(shù),闡述了CAMERA-LINK接口協(xié)議,并對(duì)高速數(shù)據(jù)流的存儲(chǔ)與處理機(jī)制進(jìn)行分析,利用FPGA實(shí)現(xiàn)了相機(jī)的數(shù)據(jù)接口和控制,并設(shè)計(jì)靈活的USB接口,利用PC機(jī)作為參數(shù)輸入
  • 關(guān)鍵字: FPGA  1024  MV-D  相機(jī)的    
共9913條 505/661 |‹ « 503 504 505 506 507 508 509 510 511 512 » ›|

fpga+dsp介紹

您好,目前還沒(méi)有人創(chuàng)建詞條fpga+dsp!
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。    創(chuàng)建詞條

熱門(mén)主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473