首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> fpga+dsp

fpga+dsp 文章 最新資訊

基于DSP無差拍控制的逆變電源研究

  • 引 言
    隨著高性能DSP控制器的出現(xiàn),采用數(shù)字化控制的UPS電源已成為現(xiàn)在研究的熱點。基于DSP實現(xiàn)的數(shù)字雙閉環(huán)控制能有效提高電源系統(tǒng)的抗干擾能力,降低噪聲,提高效率和可靠性,進一步有利于電源的智能化管理、
  • 關(guān)鍵字: 研究  逆變電源  控制  DSP  基于  DSP  

FPGA在激光測距機電路檢測系統(tǒng)中的應(yīng)用

  • 引言
    針對部隊各類激光測距機的維修保障,我所研制出了一套便攜式激光測距機電路檢測儀,能實現(xiàn)對 85手持式、 88式、88對海式等五類激光測距機電路系統(tǒng)的快速檢測和維修指導(dǎo),極大地提高了維修效率。由于要完成對光
  • 關(guān)鍵字: FPGA  激光測距機  電路檢測  系統(tǒng)    

IP Camera監(jiān)控系統(tǒng)的視頻性能及動態(tài)分析

  • 現(xiàn)代人對人身及財產(chǎn)安全越來越關(guān)注,這促使視頻安全監(jiān)控市場迅速走紅。基于對這一市場的關(guān)注,以及數(shù)字信號...
  • 關(guān)鍵字: IP視頻監(jiān)控  Camera  DSP  MCU  Blackfin  MPEG  4、H.264  

基于嵌入式微處理器和FPGA的高精度測頻設(shè)計

  • 基于嵌入式微處理器和FPGA的高精度測頻設(shè)計, 引 言 本課題來源于一個無紙記錄儀的項目。在該項目中要求無紙記錄儀中有一路通道將工業(yè)現(xiàn)場采集到的頻率信號測量并顯示出來。 傳統(tǒng)的測頻系統(tǒng)大多采用單片機加邏輯器件構(gòu)成,而這類測頻系統(tǒng)存在測頻
  • 關(guān)鍵字: 高精度  設(shè)計  FPGA  微處理器  嵌入式  基于  

基于FPGA的高速運動目標(biāo)單光幕測速系統(tǒng)設(shè)計

  • 引 言
    高速運動物體的物理狀態(tài)檢測分析一直以來都是一項重要的研究內(nèi)容,特別是對于高速運動物體瞬時運動速度的檢測。這是瞬態(tài)過程及效應(yīng)物理研究中的一個有待發(fā)展的領(lǐng)域,可能會導(dǎo)致極端條件下的新物理效應(yīng),
  • 關(guān)鍵字: FPGA  運動目標(biāo)  測速  系統(tǒng)設(shè)計    

基于FPGA的RFID板級標(biāo)簽設(shè)計與實現(xiàn)

  • 引 言
    射頻識別(Radio Frequency Identification,RFID)技術(shù)是一種新興的非接觸式自動識別技術(shù),在工業(yè)自動化、商業(yè)自動化、交通運輸控制管理、防偽及軍事等眾多領(lǐng)域都有廣泛的應(yīng)用前景。它利用無線射頻方式進行
  • 關(guān)鍵字: FPGA  RFID  板級  標(biāo)簽    

一種數(shù)字射頻存儲器的設(shè)計

  • 引 言
    現(xiàn)代電子戰(zhàn)孕育了DRFM的誕生,數(shù)字射頻存儲器是一種對射頻信號采樣、存儲、運算然后轉(zhuǎn)發(fā)的電子部件。DRFM對樣本信息保存下來后,根據(jù)需要加入調(diào)制信息;再通過高速DAC轉(zhuǎn)發(fā)出去,實現(xiàn)對目標(biāo)的有效干擾。隨
  • 關(guān)鍵字: 設(shè)計  存儲器  射頻  數(shù)字  DRFM  FPGA  

基于DDS技術(shù)的動態(tài)偏振控制器驅(qū)動電路研究

  • 引 言
    偏振控制器是一種重要的光器件,在光纖通信和傳感領(lǐng)域都有著廣泛的應(yīng)用。在光纖通信系統(tǒng)中,準(zhǔn)確地控制光纖中的偏振態(tài),關(guān)系著系統(tǒng)的穩(wěn)定性和數(shù)據(jù)傳輸?shù)恼`碼率。然而在消偏型光纖陀螺中,準(zhǔn)確測量光的偏振
  • 關(guān)鍵字: 驅(qū)動  電路  研究  控制器  動態(tài)  DDS  技術(shù)  基于  FPGA  

在FPGA中實現(xiàn)源同步LVDS接收正確字對齊

  • 在串行數(shù)據(jù)傳輸中,數(shù)據(jù)接收端需要一些特定的信息來恢復(fù)出正確的字邊界,以確定串行碼流中哪些比特屬于原始并行數(shù)據(jù)里的同一時鐘節(jié)拍里的數(shù)據(jù),這一處理過程稱為字對齊(Word Aligner)。一些標(biāo)準(zhǔn)的協(xié)議會定義特殊的碼
  • 關(guān)鍵字: FPGA  LVDS    

FPGA動態(tài)局部可重構(gòu)中基于TBUF總線宏設(shè)計

  • 引 言
    FPGA動態(tài)局部可重構(gòu)技術(shù)是指允許可重構(gòu)的器件或系統(tǒng)的一部分進行重新配置,配置過程中其余部分的工作不受影響。動態(tài)局部可重構(gòu)縮短了重構(gòu)的時間,減少了系統(tǒng)重構(gòu)的開銷,提高了系統(tǒng)的運行效率。局部動態(tài)
  • 關(guān)鍵字: FPGA  TBUF  動態(tài)  可重構(gòu)    

通過在FPGA設(shè)計流程引入功率分析改善PCB的可靠性

  • 過去,F(xiàn)PGA設(shè)計人員考慮的是時序和面積使用率。但是,隨著FPGA正越來越多地取代ASSP和ASIC,設(shè)計人員期望開發(fā)功率較低的設(shè)計并提供更加精確的功率估計。最新FPGA分析軟件能提供一種精確和靈活的手段來模擬各種工作環(huán)
  • 關(guān)鍵字: FPGA  PCB  設(shè)計流程  分析    

基于EDA軟件和FPGA的IP核保護技術(shù)

  • 隨著電路復(fù)雜性的增加,越來越多的設(shè)計者開始采用擁有知識產(chǎn)權(quán)的、設(shè)計良好的功能模塊來加快系統(tǒng)開發(fā)。因此,需要相應(yīng)的技術(shù)手段保護這些功能模塊不被非法復(fù)制、篡改或竊取。針對FPGA開發(fā)中的知識產(chǎn)權(quán)保護問題,提出一種結(jié)合EDA軟件和FPGA的IP(Intellectual Proterty)核保護方法,有效的防止IP核被竊取,以及防止最終在FPGA上實現(xiàn)設(shè)計的非法復(fù)制。
  • 關(guān)鍵字: FPGA  EDA  軟件  IP核    

Altera 40-nm Arria II GX FPGA符合PCIe Express 2.0規(guī)范

  •   Altera公司(NASDAQ: ALTR)今天宣布,其40-nm Arria® II GX FPGA符合PCI Express® (PCIe®) 2.0規(guī)范。器件成功通過了PCI-SIG實驗室的PCI-SIG®兼容性和通用性測試,現(xiàn)在名列PCI-SIG綜合供應(yīng)商名單中。Arria II GX FPGA的x8路配置支持PCIe Gen1端點應(yīng)用。   目前發(fā)售的Altera中端Arria II GX FPGA集成了收發(fā)器,數(shù)據(jù)速率高達3.75 Gbps,器件中嵌入了可
  • 關(guān)鍵字: Altera  Arria  FPGA  開發(fā)套件  
共9913條 504/661 |‹ « 502 503 504 505 506 507 508 509 510 511 » ›|

fpga+dsp介紹

您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
歡迎您創(chuàng)建該詞條,闡述對fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473