首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> fpga+dsp

fpga+dsp 文章 最新資訊

FPGA和ARM的Profibus-DP主站通信平臺設計

  • 摘要:提出一個使用FPGA和ARM微控制器實現(xiàn)Profibus-DP主站(1類)通信平臺的解決方案;解析了Profibus-DP通信協(xié)議,重點是令牌輪轉協(xié)議;給出了該主站通信平臺的系統(tǒng)構建。該通信平臺可以獨立實現(xiàn)Profibus-DP主站(1類)
  • 關鍵字: Profibus-DP  FPGA  ARM  通信    

基于FPGA的偽隨機序列發(fā)生器設計

  • 摘要:討論了應用移位寄存器在Ahera的FPGA芯片中實現(xiàn)線性和非線性偽隨機序列的方法,該算法基于m序列本原多項式來獲得線性m序列和非線性m子序列移位寄存器的反饋邏輯式。文中給出了以Altera的QuartusⅡ為開發(fā)平臺,并
  • 關鍵字: FPGA  偽隨機序列  發(fā)生器    

FPGA芯片在高速數(shù)據(jù)采集緩存系統(tǒng)中的應用

  • 摘要:給出了以FPGA為核心邏輯控制模塊的高性能數(shù)據(jù)采集系統(tǒng)的設計方法,并在QuartusII8.0集成環(huán)境中進行軟件設計和系統(tǒng)仿真,最后給出了新型緩存系統(tǒng)中主要功能模塊的仿真圖形。
    關鍵詞:FPGA;高速;數(shù)據(jù)采集;緩
  • 關鍵字: FPGA  芯片  高速數(shù)據(jù)  采集    

基于DSP和Modbus總線的智能斷路器控制器設計

  • 結合智能斷路器組網(wǎng)應用的需求,闡述了Modbus總線智能斷路器的軟硬件設計和實現(xiàn)。智能控制器采用Modbus通信協(xié)議實現(xiàn)網(wǎng)絡互聯(lián),與上位監(jiān)控計算機實現(xiàn)網(wǎng)絡控制。實驗表明,系統(tǒng)可靠性高、實時性好,具有廣闊的應用前景。
  • 關鍵字: 斷路器  控制器  設計  智能  總線  DSP  Modbus  基于  通信協(xié)議  

基于Simulink的數(shù)據(jù)鏈系統(tǒng)仿真及性能分析

  • 未來戰(zhàn)場必是網(wǎng)絡中心戰(zhàn)格局下的系統(tǒng)一體化作戰(zhàn),用于制導的武器數(shù)據(jù)鏈是其中重要一環(huán)。通常武器數(shù)據(jù)鏈用...
  • 關鍵字: Simulink  數(shù)據(jù)鏈系統(tǒng)  仿真  FPGA  

基于FPGA+DSP的雷達回波發(fā)生器設計

  • 雷達回波發(fā)生器利用現(xiàn)代仿真技術生成蘊含雷達目標和環(huán)境信息的模擬雷達信號,用來對雷達系統(tǒng)進行性能測試和評估。根據(jù)通用性、靈活性要求,提出了一種基于DSP+FPGA的雷達回波發(fā)生器的設計方法;簡要介紹了設計思想,詳細闡述了系統(tǒng)的硬件組成和軟件設計,并給出了測試結果并總結了該雷達回波發(fā)生器的一些優(yōu)點。
  • 關鍵字: FPGA  DSP  雷達回波  發(fā)生器    

基于DSP的PDF417快速解碼終端的設計與實現(xiàn)

  • 基于DSP的PDF417快速解碼終端的設計與實現(xiàn),設計并實現(xiàn)了一種基于DSP平臺的PDF417條碼快速解碼終端。該終端能對攝像頭采集的含有PDF417條碼的圖像進行復雜背景下條碼區(qū)域提取、條碼畸變校正等條碼圖像預處理,實現(xiàn)了復雜背景和不均勻光照條件下條碼的全方位快速讀取。
  • 關鍵字: 終端  設計  實現(xiàn)  解碼  快速  DSP  PDF417  基于  

基于DSP的CAN總線系統(tǒng)設計與實現(xiàn)

  • 基于DSP的CAN總線系統(tǒng)設計與實現(xiàn),摘要:介紹了基于DSP的CAN控制器的設計及應用方法,利用該方法可以在波特率高達lMb/s的條件下穩(wěn)定、可靠地傳輸數(shù)據(jù),而且延遲時間很少。實驗證明,利用TMS320F2812內嵌的CAN模塊來構成的硬件電路和軟件設計十分簡單
  • 關鍵字: 設計  實現(xiàn)  系統(tǒng)  總線  DSP  CAN  基于  

ISPl362在基于FPGA的紅外成像系統(tǒng)中的應用

  • 摘要:ISPl362是飛利浦推出的一款USB可編程控制芯片,其內部集成了一個高級主控制器,一個外設控制器,主機和設備控制器兼容USB 2.O協(xié)議,支持12 Mb/s的全速傳輸和1.5 Mb/s的低速傳輸;芯片有三種工作模式,即主
  • 關鍵字: ISPl  FPGA  362  紅外成像系統(tǒng)    

一種基于FPGA的可編程電壓源系統(tǒng)設計

  • 0引言可編程電源指某些功能或參數(shù)可以通過計算機軟件編程進行控制的電源??删幊屉娫吹膶崿F(xiàn)方法...
  • 關鍵字: FPGA  可編程電壓源  設計  Cyclone  

Altera量產(chǎn)發(fā)售低成本低功耗Cyclone IV FPGA

  •   Altera公司今天宣布,開始批量發(fā)售Cyclone® IV FPGA。公司還宣布開始提供基于Cyclone IV GX的收發(fā)器入門開發(fā)套件。Altera的Cyclone IV FPGA設計用于無線、固網(wǎng)、廣播、工業(yè)和消費類市場等低成本、小型封裝應用。與前一代Cyclone產(chǎn)品相比,這些器件前所未有的同時實現(xiàn)了低成本和高性能,功耗降低25%,滿足了大批量低成本串行協(xié)議解決方案的需求。   Altera器件市場資深總監(jiān)Luanne Schirrmeister評論說:“我們比競爭產(chǎn)品
  • 關鍵字: Altera  FPGA  Cyclone  開發(fā)套件  

基于FPGA的TDI-CCD時序電路設計

  • 摘要:介紹TDI-CCD的特點、工作原理,根據(jù)項目所使用的TDI-CCD的使用要求,設計一種基于Altera公司的現(xiàn)場可編程門陣列(FPGA)EP3C-25Q240的TDI-CCD驅動時序電路,驅動時序使用VHDL語言編寫,在QuartusⅡ平臺上進行時序
  • 關鍵字: TDI-CCD  FPGA  時序  電路設計    

基于H.264視頻編解碼DSP實現(xiàn)與優(yōu)化

  • 基于H.264視頻編解碼DSP實現(xiàn)與優(yōu)化,摘要:H.264是最新的視頻編碼國際標準,是圖像通信研究領域的熱點問題之一,利用高性能數(shù)字信號處理器來實現(xiàn)H.264:實時編解碼是一種快速有效的方法,有助于H.264視頻標準的迅速推廣和應用。TI公司生產(chǎn)的DM64X系列
  • 關鍵字: 實現(xiàn)  優(yōu)化  DSP  解碼  視頻  基于  

基于FPGA快速A 律壓縮編碼的設計與實現(xiàn)

  • 摘要:本文針對A律13折線法的算法特點,提出一種并行數(shù)據(jù)處理算法,實現(xiàn)了編碼的流水線操作。運用VHDL語言將其在FPGA中實現(xiàn),借助quartus II6.0平臺進行驗證,并對驗證結果進行分析,評估了系統(tǒng)的性能,證實了該算法的
  • 關鍵字: FPGA  壓縮編碼    

基于ARM和FPGA的微加速度計數(shù)據(jù)采集系統(tǒng)設計

  • 摘要:基于常用的MEMS慣性器件微型加速度計,介紹一種采用ARM和FPGA架構來采集加速度數(shù)值的設計方案,微加速度計的模擬輸出信號經(jīng)A/D芯片轉換后由FPGA進行處理和緩存,然后ARM接收FPGA的輸出數(shù)據(jù)并對數(shù)據(jù)進行顯示和
  • 關鍵字: FPGA  ARM  微加速度計  數(shù)據(jù)采集    
共9912條 463/661 |‹ « 461 462 463 464 465 466 467 468 469 470 » ›|

fpga+dsp介紹

您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
歡迎您創(chuàng)建該詞條,闡述對fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473