首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> fpga+dsp

fpga+dsp 文章 最新資訊

采用VC++程序的FPGA重配置設(shè)計(jì)方案

  • 采用VC++程序的FPGA重配置設(shè)計(jì)方案,采用VC++程序的FPGA重配置設(shè)計(jì)方案利用現(xiàn)場可編程邏輯器件FPGA的多次可編程配置特點(diǎn),通過重新下載存儲(chǔ)于存儲(chǔ)器的不同系統(tǒng)數(shù)據(jù),從而實(shí)現(xiàn)不同的芯片邏輯功能,可以在很大程度上提高資源利用率。原始配置FPGA的方法是
  • 關(guān)鍵字: 設(shè)計(jì)  方案  配置  FPGA  VC  程序  采用  

基于FPGA的絕對式編碼器通信接口設(shè)計(jì)

  • 0引言光電碼盤是一種基本的位置、速度檢測反饋單元,非常廣泛地應(yīng)用于變頻器、直流伺服、交流伺服...
  • 關(guān)鍵字: FPGA  RCN226  絕對式編碼器  通信接口  

基于FPGA的∑-Δ D/A轉(zhuǎn)換器的設(shè)計(jì)與實(shí)現(xiàn)

  • 摘要:數(shù)模轉(zhuǎn)換器可以將一個(gè)二進(jìn)制數(shù)字量轉(zhuǎn)換成與該數(shù)字量成正比的電壓值,可應(yīng)用于可編程電壓源、波形發(fā)生器等。本文采用數(shù)字化技術(shù),用FPGA實(shí)現(xiàn)了一個(gè)簡單的一階8位∑-Δ 型DAC,只占用幾個(gè)CLB。FPGA的速度和柔性的
  • 關(guān)鍵字: FPGA  轉(zhuǎn)換器    

拋棄細(xì)枝末節(jié),專注原型創(chuàng)意

  •   市場中很多憑借絕妙創(chuàng)意而大獲成功的電子產(chǎn)品或設(shè)備。獨(dú)特創(chuàng)意的核心是最終能夠使一款設(shè)備從其他設(shè)備中脫穎而出、在某種情況下甚至可定義一種全新的產(chǎn)品類型。   當(dāng)然,在市場中定義產(chǎn)品獨(dú)特性的因素還有很多,例如低成本、率先上市或者更優(yōu)異的性能等。但是,隨著同類設(shè)計(jì)方案迎頭趕上,這種獨(dú)特性很快就會(huì)消失殆盡。僅靠日后逐步改進(jìn)表現(xiàn)得更出色的小器件,無論當(dāng)下可提供何種優(yōu)勢,也會(huì)很快被其它改進(jìn)得更好的同類競爭產(chǎn)品所超越。   真正成功的訣竅是搶先開發(fā)出獨(dú)特的器件創(chuàng)意與概念,并將其轉(zhuǎn)變成可為用戶實(shí)現(xiàn)理想體驗(yàn)的功能器件
  • 關(guān)鍵字: altium  產(chǎn)品設(shè)計(jì)  FPGA  

基于DSP的3G LTE應(yīng)用實(shí)現(xiàn)

  • 3GLTE(長期演進(jìn))是第三代伙伴計(jì)劃(3GPP)的一個(gè)高級標(biāo)準(zhǔn),為廣域網(wǎng)提供下一代寬帶無線技術(shù)。與以前各...
  • 關(guān)鍵字: DSP  3G  LTE  

基于FPGA的高速A/D轉(zhuǎn)換芯片ADC08D1000應(yīng)用

  • 0引言美國國家半導(dǎo)體公司的超高速ADC-ADC08D1000是一款高性能的模/數(shù)轉(zhuǎn)換芯片。它具有雙通道結(jié)構(gòu)...
  • 關(guān)鍵字: FPGA  A/D轉(zhuǎn)換  ADC08D1000  

基于FPGA的B超成像系統(tǒng)圖像采集的原理和實(shí)現(xiàn)

  • 基于FPGA的B超成像系統(tǒng)圖像采集的原理和實(shí)現(xiàn), 1、引言醫(yī)學(xué)超聲診斷成像技術(shù)大多數(shù)采用超聲脈沖回波法,即利用探頭產(chǎn)生超聲波進(jìn)入人體,由人體組織反射產(chǎn)生的回波經(jīng)換能器接收后轉(zhuǎn)換為電信號,經(jīng)過提取、放大、處理,再由數(shù)字掃描變換器轉(zhuǎn)換為標(biāo)準(zhǔn)視頻信號,
  • 關(guān)鍵字: FPGA  B超成像  系統(tǒng)  圖像采集    

強(qiáng)強(qiáng)聯(lián)合,i-IP(唐芯微電子)與高清H.264 IP聯(lián)姻

  •   如果說:“生意要從整合資源開始”,i-IP(唐芯微電子)正是抓住了這一點(diǎn),成立以來不斷強(qiáng)化自身FPGA平臺(tái)設(shè)計(jì)技術(shù)實(shí)力同時(shí),一直瞄準(zhǔn)產(chǎn)業(yè)鏈中各領(lǐng)域優(yōu)勢資源,尋找適合自身業(yè)務(wù)發(fā)展需要的優(yōu)質(zhì)產(chǎn)品和企業(yè),為滿足目標(biāo)客戶對基于FPGA硬件平臺(tái)與各類IP產(chǎn)品的需求,不斷聚集強(qiáng)勢資源,始終朝著“力爭成為FPGA產(chǎn)業(yè)頂尖服務(wù)提供商”的經(jīng)營目標(biāo)邁進(jìn)。   此前,經(jīng)過大半年的相互了解、探索合作模式,與Jointwave(技微聯(lián)合)達(dá)成共同代理合作意向。 Jointw
  • 關(guān)鍵字: 唐芯微電子  FPGA  IP  

基于通道控制的雙余度DSP設(shè)計(jì)與實(shí)現(xiàn)

  • 本文介紹了一種利用通道復(fù)用技術(shù)實(shí)現(xiàn)的具有雙余度DSP的自動(dòng)控制系統(tǒng)控制部件,重點(diǎn)描述系統(tǒng)的軟硬件實(shí)現(xiàn)及如何實(shí)現(xiàn)雙機(jī)通訊和故障切換。
  • 關(guān)鍵字: DSP  CAN總線  通道  硬件系統(tǒng)  201004  

基于FPGA的高速FIFO電路設(shè)計(jì)

  • 給出異步FIFO電路在高速數(shù)據(jù)采集系統(tǒng)中的應(yīng)用,由FPGA生成獨(dú)立時(shí)鐘域的FIFO緩存器,采用FIFO的可編程設(shè)置參數(shù)啟動(dòng)數(shù)據(jù)傳輸,根據(jù)讀寫時(shí)鐘頻率異同的傳輸要求和FIFO的特性,采用一套控制電路,解決了可變速率數(shù)據(jù)緩存和固定時(shí)鐘傳輸?shù)膯栴}。
  • 關(guān)鍵字: FIFO  FPGA  時(shí)鐘  201004  

32位AVR UC3微控制器浮點(diǎn)單元技術(shù)

  •   愛特梅爾公司(Atmel Corporation)宣布推出全新浮點(diǎn)單元(Floating Point Unit)技術(shù),用于愛特梅爾32位AVR UC3產(chǎn)品系列。此新技術(shù)可使設(shè)計(jì)師在汽車和工業(yè)控制等應(yīng)用中,采用一個(gè)愛特梅爾微控制器(MCU)可以取代傳統(tǒng)微控制器和數(shù)字信號處理器(DSP) 兩芯片方案。   愛特梅爾的32位AVR UC3微控制器特色之一,是其架構(gòu)具有非常高的數(shù)字信號處理性能。UC3 MCU提供通常只在高端DSP才有的定點(diǎn)和整數(shù)算法,因而性能超出大部份的微控制器。通過增加一個(gè)準(zhǔn)確的浮點(diǎn)單元
  • 關(guān)鍵字: Atmel  AVR  DSP  浮點(diǎn)單元  

G.723.1算法在DSP上的優(yōu)化

  • G.723.1算法在DSP上的優(yōu)化,1 引言  G.723.1是刪組織于1996年推出的一種低碼率的語音編碼算法標(biāo)準(zhǔn),也是目前該組織頒布的語音壓縮標(biāo)準(zhǔn)中碼率最低的一種標(biāo)準(zhǔn)。G.723.1主要用于對語音及其它多媒體聲音信號的壓縮,目前在一些數(shù)字音視頻傳輸、高
  • 關(guān)鍵字: 優(yōu)化  DSP  算法  G.723.1  

FPGA上同步開關(guān)噪聲的分析

  • FPGA上同步開關(guān)噪聲的分析, 概述  隨著半導(dǎo)體技術(shù)的快速發(fā)展,近年來FPGA 的器件容量和輸入輸出的管腳數(shù)量都極大的增加了,例如StratixIV 器件,最大的一款EP4SE680 擁有68.11 萬個(gè)邏輯單元和1104個(gè)輸入輸出管腳。大量的輸出管腳在同一時(shí)刻
  • 關(guān)鍵字: 分析  噪聲  開關(guān)  同步  FPGA  

一種GPS定位替代系統(tǒng)的FPGA實(shí)現(xiàn)

  • 摘 要:本文在分析目前使用的GPS定位系統(tǒng)的基礎(chǔ)上,探討了一種替代系統(tǒng),系統(tǒng)通過接收不同城市廣播電臺(tái)的發(fā)出的報(bào)時(shí)信號,算出這些地方距離定位設(shè)備所在地的距離,進(jìn)而確定本地的確切地理位置,設(shè)計(jì)了系統(tǒng)的FPGA實(shí)現(xiàn)
  • 關(guān)鍵字: FPGA  GPS  定位  系統(tǒng)    

CEVA授權(quán)Sequans Communications使用CEVA-X1641 DSP 內(nèi)核

  •   全球領(lǐng)先的硅產(chǎn)品知識產(chǎn)權(quán) (SIP) 平臺(tái)解決方案和數(shù)字信號處理器 (DSP) 內(nèi)核授權(quán)廠商CEVA公司宣布,授權(quán)業(yè)界領(lǐng)先的4G 芯片組制造商 Sequans Communications 公司使用CEVA-X1641 DSP 內(nèi)核,助力 Sequans 下一代 LTE 和 WiMAX 基帶處理器中。CEVA-X1641 內(nèi)核將為Sequans下一代基帶芯片提供更大的靈活性,同時(shí)仍保持業(yè)界領(lǐng)先的低額定功率。   Sequans Communications工程技術(shù)副總裁Bertrand Debray
  • 關(guān)鍵字: CEVA  DSP  4G  
共9912條 459/661 |‹ « 457 458 459 460 461 462 463 464 465 466 » ›|

fpga+dsp介紹

您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
歡迎您創(chuàng)建該詞條,闡述對fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473