首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> fpga+arm

fpga+arm 文章 最新資訊

基于TMS320C6205的信號(hào)采集處理系統(tǒng)

  •   0引言   典型的DSP(數(shù)字信號(hào)處理器)內(nèi)部采用改進(jìn)的哈佛結(jié)構(gòu)和流水線(xiàn)技術(shù),可以在單指令周期內(nèi)完成乘加運(yùn)算,具有較高的處理能力。一個(gè)典型的基于DSP的信號(hào)采集處理系統(tǒng),通常由DSP、A/D轉(zhuǎn)換器、存儲(chǔ)器和相應(yīng)的接口電路組成,大都做成PCI(外設(shè)部件互連)接口插卡形式和主控計(jì)算機(jī)一起工作。各種控制信息通過(guò)PCI發(fā)送給DSP,采集處理后的結(jié)果再通過(guò)PCI接口發(fā)送回主控計(jì)算機(jī)。PCI接口部分一般需要采用接口芯片來(lái)完成,這樣會(huì)顯著增加系統(tǒng)的設(shè)計(jì)調(diào)試難度,并使成本增加。而選用本身帶有PCI接口的DSP處理芯
  • 關(guān)鍵字: DSP  TMS320C6205  信號(hào)采集  處理器  FPGA  

基于DSP的信號(hào)采集處理系統(tǒng)

  • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
  • 關(guān)鍵字: DSP  TMS320C6205  FPGA  信號(hào)采集  處理器  

高速數(shù)字隔離型串行ADC及其工程應(yīng)用

  •   1.引言    目前,逆變器在很多領(lǐng)域有著越來(lái)越廣泛地應(yīng)用。對(duì)逆變器的研究具有十分重要的意義和廣闊的工程應(yīng)用前景。常見(jiàn)逆變技術(shù)的控制方法大致分為開(kāi)環(huán)控制的載波調(diào)制方法和閉環(huán)控制的跟蹤控制方法。跟蹤控制方法屬于閉環(huán)控制,閉環(huán)反饋中的檢測(cè)環(huán)節(jié)需要與高壓主電路相互隔離,避免高壓側(cè)電磁噪聲對(duì)控制電路的竄擾。高性能的跟蹤型逆變器對(duì)反饋量的實(shí)時(shí)性要求很高,因此要求反饋環(huán)節(jié)具有高速隔離傳輸模擬信號(hào)的能力。   目前,最常用的隔離技術(shù)可以分為線(xiàn)性隔離和數(shù)字隔離。線(xiàn)性隔離器存在溫度漂移、線(xiàn)性度差,魯棒
  • 關(guān)鍵字: 逆變器  隔離  FPGA  SPWM  ADC  

NI LabVIEW軟件平臺(tái)用智能多核加速了設(shè)計(jì)與測(cè)試

  •   NI 隆重發(fā)布了可應(yīng)用于控制、測(cè)試及嵌入式系統(tǒng)開(kāi)發(fā)的圖形化系統(tǒng)設(shè)計(jì)平臺(tái)的最新版本 -- LabVIEW 8.6。得益于 LabVIEW 軟件平臺(tái)天生并行的圖形化編程方式, LabVIEW 8.6版本提供了全新工具幫助工程師和科學(xué)家們從多核處理器、現(xiàn)場(chǎng)可編程門(mén)陣列 (FPGAs) 及無(wú)線(xiàn)通信等商業(yè)技術(shù)中獲益。   為了提升性能, LabVIEW 8.6包含了超過(guò)1,200個(gè)重新優(yōu)化的高級(jí)分析函數(shù),在多核系統(tǒng)的控制測(cè)試應(yīng)用中提供更快速、更強(qiáng)大的數(shù)學(xué)及信號(hào)處理功能。視覺(jué)應(yīng)用同樣能從多核系統(tǒng)中獲益,NI 視
  • 關(guān)鍵字: NI  LabVIEW  FPGA  多核處理器  

基于ARM與μClinux的RTU設(shè)計(jì)

  • 基于ARM與μClinux的RTU設(shè)計(jì),要: 基于ARM處理器S3C4510B和μClinux的RTU總體結(jié)構(gòu)設(shè)計(jì)、RTU硬件擴(kuò)展方法以及在μClinux環(huán)境下開(kāi)發(fā)RTU應(yīng)用程序的經(jīng)驗(yàn)。定義了一種RTU母板總線(xiàn),介紹了由處理器總線(xiàn)驅(qū)動(dòng)RTU母板總線(xiàn)的接口電路原理以及RTU母板總線(xiàn)上擴(kuò)展硬件模塊的方法。
  • 關(guān)鍵字: 設(shè)計(jì)  RTU  Clinux  ARM  基于  

采用EEPROM對(duì)大容量FPGA芯片數(shù)據(jù)實(shí)現(xiàn)串行加載

  •   自大規(guī)模現(xiàn)場(chǎng)可編程邏輯器件問(wèn)世以來(lái),先后出現(xiàn)了兩類(lèi)器件,一類(lèi)是基于SRAM體系結(jié)構(gòu)的FPGA系列,如XILINX公司的4000系列和最新的Virtex系列;另一類(lèi)是基于faxtFLASH技術(shù)的CPLD器件,如XILINX公司的9500系列和Lattice公司的ispLSxx系列芯片。FPGA具有容量大、設(shè)計(jì)資源豐富、片內(nèi)ROM及RAM設(shè)計(jì)靈活等特點(diǎn)1,但是它們需要在每次上電時(shí)進(jìn)行數(shù)據(jù)加載。目前實(shí)現(xiàn)加載的方法有以下三種:①采用PROM并行加載;②采用專(zhuān)用SROM串行加載;③采用單片機(jī)控制實(shí)現(xiàn)加載。  
  • 關(guān)鍵字: FPGA  XILINX  CPLD  數(shù)據(jù)加載  EEPROM  

基于USB的ARINC429總線(xiàn)接口模塊設(shè)計(jì)

  •   引言    ARINC429總線(xiàn)由美國(guó)航天無(wú)線(xiàn)電設(shè)備公司所資助,是廣泛應(yīng)用于當(dāng)前航空電子設(shè)備中的一種數(shù)據(jù)總線(xiàn)傳輸標(biāo)準(zhǔn)。與傳統(tǒng)的航空電子設(shè)備間的模擬傳輸相比,ARINC429總線(xiàn)具有抗干擾能力強(qiáng)、傳輸精度高、傳輸線(xiàn)路少以及成本低等優(yōu)點(diǎn)。ARINC數(shù)據(jù)總線(xiàn)協(xié)議規(guī)定一個(gè)數(shù)據(jù)由32位組成,采用雙極性歸零碼,以12.5Kb/s或100Kb/s碼速率傳輸。本設(shè)計(jì)利用USB即插即用、FPGA可靈活配置等特點(diǎn),設(shè)計(jì)了基于USB總線(xiàn)的ARINC429總線(xiàn)接口模塊。   接口模塊總體設(shè)計(jì)結(jié)構(gòu)   接口
  • 關(guān)鍵字: 接口  FPGA  USB  總線(xiàn)  

基于AD9957的USB側(cè)音測(cè)距信號(hào)發(fā)生器設(shè)計(jì)

  •   0 引言   隨著我國(guó)航天技術(shù)的不斷進(jìn)步,深空測(cè)距技術(shù)受到越來(lái)越多的關(guān)注。在深空測(cè)距系統(tǒng)中,中頻信號(hào)發(fā)生器對(duì)系統(tǒng)性能有著重要的意義。在USB(統(tǒng)一S頻段)系統(tǒng)中,原有的模擬電路實(shí)現(xiàn)的發(fā)射模塊存在性能不完善、輸入動(dòng)態(tài)范圍小、可控性能差、不能適應(yīng)中心頻率大范圍變化、體積大等問(wèn)題,為了解決上述問(wèn)題,可在一個(gè)標(biāo)準(zhǔn)化通用數(shù)字調(diào)制信號(hào)發(fā)生器的平臺(tái)上,通過(guò)外圍的控制電路,實(shí)現(xiàn)對(duì)載波中心頻率、輸出功率、調(diào)相指數(shù)、測(cè)距音通/斷控制等參數(shù)的改變。   以軟件無(wú)線(xiàn)電思想為核心,基于PLD(可編程邏輯器件)的通用調(diào)制信號(hào)
  • 關(guān)鍵字: 測(cè)距  PLD  USB  D/A  FPGA  

基于FPGA的自然對(duì)數(shù)變換器的設(shè)計(jì)與實(shí)現(xiàn)

  • 本文利用CORD IC算法在FPGA上實(shí)現(xiàn)了自然對(duì)數(shù)運(yùn)算器。實(shí)驗(yàn)結(jié)果表明該對(duì)數(shù)運(yùn)算器的輸出誤差為10-4數(shù)量級(jí),最高頻率可達(dá)到80MHz。該運(yùn)算器適用于高速大數(shù)據(jù)量的數(shù)據(jù)處理。
  • 關(guān)鍵字: FPGA  對(duì)數(shù)運(yùn)算  CORD IC算法  對(duì)數(shù)變換器  200808  

IC業(yè)在拐點(diǎn)生存

  • 分析了IC業(yè)的眾多特點(diǎn),例如從90nm向65nm、45nm、32nm、22nm等拐點(diǎn)演進(jìn)的困難,以及ESL、DFM拐點(diǎn),制造是設(shè)計(jì)的拐點(diǎn),F(xiàn)PGA與ASIC之間的拐點(diǎn)等熱門(mén)問(wèn)題。
  • 關(guān)鍵字: EDA  65nm  45nm  22nm  光刻  處理器  FPGA  ASIC  200808  

Tensilica任命Jerry Ardizzone擔(dān)任全球銷(xiāo)售業(yè)務(wù)副總裁

  •   Tensilica公司日前全球發(fā)布Jerry Ardizzone已經(jīng)加盟,擔(dān)任負(fù)責(zé)全球銷(xiāo)售業(yè)務(wù)的副總裁。Jerry在半導(dǎo)體和半導(dǎo)體IP銷(xiāo)售管理方面具有超過(guò)24年的經(jīng)驗(yàn)。   "130多家公司使用Tensilica的處理內(nèi)核進(jìn)行設(shè)計(jì),其中包括全球前十大半導(dǎo)體公司中的五家。" Ardizzone表示,"Tensilica的處理器內(nèi)核成功應(yīng)用于從大量手機(jī)到全球最大型的路由器等各個(gè)領(lǐng)域,增長(zhǎng)潛力巨大。"   "我們很高興在公司高速成長(zhǎng)之際聘用Jerry。&
  • 關(guān)鍵字: Tensilica  半導(dǎo)體  IP  路由器  ARM  

移動(dòng)芯片戰(zhàn)爆發(fā):ARM與英特爾誰(shuí)將勝出

  •   芯片戰(zhàn)爆發(fā)_ARM、英特爾誰(shuí)將勝出?   盡管中國(guó)3G通信時(shí)代只是曙光漸露,但“移動(dòng)互聯(lián)網(wǎng)”已聲勢(shì)如潮。全球產(chǎn)業(yè)巨頭,甚至包括IT產(chǎn)業(yè)鏈上游的半導(dǎo)體企業(yè),也都在構(gòu)建生態(tài)圈,試圖提前鋪墊,搶奪中國(guó)移動(dòng)互聯(lián)網(wǎng)商機(jī)。其中,來(lái)自英國(guó)的ARM與巨頭英特爾,已圍繞著移動(dòng)互聯(lián)網(wǎng)處理器展開(kāi)激烈交鋒。   ARM是全球半導(dǎo)體知識(shí)產(chǎn)權(quán)公司,其處理器核心架構(gòu)幾乎滲透了全球近100%的CDMA手機(jī)、85%以上的WCDMA手機(jī),尤其是智能手機(jī)市場(chǎng)。   這正是英特爾與它之間爆發(fā)戰(zhàn)爭(zhēng)的理由。英特爾在
  • 關(guān)鍵字: ARM  英特爾  移動(dòng)互聯(lián)網(wǎng)  MID  芯片  

基于FPGA和AD1836的I2S接口設(shè)計(jì)

  • 本文以FPGA為控制單元,完成了AD1836中D/A部分的I2S接口設(shè)計(jì),它在數(shù)字音頻系統(tǒng)的設(shè)計(jì)中有一定的參考和實(shí)用價(jià)值。該設(shè)計(jì)已經(jīng)成功運(yùn)用在某話(huà)路特性綜合測(cè)試系統(tǒng)中,性能良好。
  • 關(guān)鍵字: FPGA  1836  I2S  AD    

Altera FPGA開(kāi)發(fā)板為XLoom提供誤碼率測(cè)試環(huán)境

  •   進(jìn)一步展示其FPGA靈活性和通用性,Altera公司宣布,XLoom通信公司采用Stratix® II GX FPGA信號(hào)完整性開(kāi)發(fā)套件來(lái)提供獨(dú)特的誤碼率(BER)測(cè)試環(huán)境。和傳統(tǒng)的BER測(cè)試設(shè)備相比,Altera基于FPGA的開(kāi)發(fā)板支持XLoom以更高的性?xún)r(jià)比來(lái)測(cè)試芯片級(jí)光電互聯(lián)模塊。這一獨(dú)特的測(cè)試環(huán)境更貼近實(shí)際的客戶(hù)狀態(tài),同時(shí)進(jìn)一步節(jié)省了空間,降低了功耗。   傳統(tǒng)的BER測(cè)試儀成本高達(dá)100,000美元,而Stratix II GX FPGA信號(hào)完整性開(kāi)發(fā)套件在這方面的成本節(jié)省了90%
  • 關(guān)鍵字: Altera  FPGA  開(kāi)發(fā)套件  XLoom  

基于FPGA的空間存儲(chǔ)器的糾錯(cuò)系統(tǒng)

  •   1、引言   阿爾法磁譜儀(Alpha Magnetic Spectrometer,AMS)實(shí)驗(yàn)室是丁肇中博士領(lǐng)導(dǎo)的由美、俄、德、法、中等16個(gè)國(guó)家和地區(qū)共300多名科學(xué)家參加的大型國(guó)際合作項(xiàng)目。它是國(guó)際空間站上唯一大型物理實(shí)驗(yàn),是人類(lèi)第一次在太空中精密地測(cè)量高能量帶電原子核粒子的實(shí)驗(yàn)。其目的是為尋找反物質(zhì)所組成的宇宙和暗物質(zhì)的來(lái)源以及測(cè)量宇宙線(xiàn)的來(lái)源。   但是對(duì)于AMS實(shí)驗(yàn)的空間電子系統(tǒng),同樣會(huì)受到高能粒子的襲擊,導(dǎo)致存儲(chǔ)器的內(nèi)容發(fā)生變化,改寫(xiě)半導(dǎo)體存儲(chǔ)器件的邏輯狀態(tài),導(dǎo)致存儲(chǔ)單元在邏輯&ls
  • 關(guān)鍵字: FPGA  存儲(chǔ)器  AMS  編碼  譯碼  
共10220條 605/682 |‹ « 603 604 605 606 607 608 609 610 611 612 » ›|

fpga+arm介紹

您好,目前還沒(méi)有人創(chuàng)建詞條fpga+arm!
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga+arm的理解,并與今后在此搜索fpga+arm的朋友們分享。    創(chuàng)建詞條

熱門(mén)主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473