首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> fpga soc

fpga soc 文章 最新資訊

如何在FPGA中實(shí)現(xiàn)狀態(tài)機(jī)

  •   FPGA常常用于執(zhí)行基于序列和控制的行動(dòng),比如實(shí)現(xiàn)一個(gè)簡單的通信協(xié)議。對于設(shè)計(jì)人員來說,滿足這些行動(dòng)和序列要求的最佳方法則是使用狀態(tài)機(jī)。狀 態(tài)機(jī)是在數(shù)量有限的狀態(tài)之間進(jìn)行轉(zhuǎn)換的邏輯結(jié)構(gòu)。一個(gè)狀態(tài)機(jī)在某個(gè)特定的時(shí)間點(diǎn)只處于一種狀態(tài)。但在一系列觸發(fā)器的觸發(fā)下,將在不同狀態(tài)間進(jìn)行轉(zhuǎn)換。   理論上講,狀態(tài)機(jī)可以分為Moore狀態(tài)機(jī)和Mealy狀態(tài)機(jī)兩大類。它們之間的差異僅在于如何生成狀態(tài)機(jī)的輸出。Moore狀態(tài)機(jī)的輸出僅為當(dāng)前 狀態(tài)的函數(shù)。典型的例子就是計(jì)數(shù)器。而Mealy狀態(tài)機(jī)的輸出是當(dāng)前狀態(tài)和輸入的函
  • 關(guān)鍵字: FPGA  狀態(tài)機(jī)  

滿足影音娛樂/ADAS應(yīng)用 車用處理器邁向64位

  •   因應(yīng)全球車廠導(dǎo)入車載資通訊(Telematics)、先進(jìn)駕駛輔助系統(tǒng)(ADAS)的需求,瑞薩電子(Renesas Electronics)近期除發(fā)布業(yè)界首款40奈米,且符合ASIL-D規(guī)范的汽車底盤微控制器(MCU)外,亦推出新系列車載影音/資訊處理器R- Car E2,同時(shí)將于2015年打造28奈米、64位元系統(tǒng)單晶片(SoC),以全面滿足智慧汽車設(shè)計(jì)。   臺灣瑞薩電子第五營業(yè)行銷部營業(yè)行銷事業(yè)部副理何吉哲表示,隨著車廠加速發(fā)展智慧汽車,并擴(kuò)大引進(jìn)Telematics、ADAS和各種車身功能安全
  • 關(guān)鍵字: 瑞薩  ADAS  SoC  

基于FPGA的電力諧波檢測設(shè)計(jì)

  •   基于FFT算法的電力系統(tǒng)諧波檢測裝置,大多采用DSP芯片設(shè)計(jì)。DSP芯片是采用哈佛結(jié)構(gòu)設(shè)計(jì)的一種CPU,運(yùn)算能力很強(qiáng),速度很快;但是其順序 執(zhí)行的模式限制了其進(jìn)行FFT運(yùn)算的速度。而現(xiàn)場可編程邏輯門陣列(Field Programmable Gate Array, FPGA)在近年來獲得了突飛猛進(jìn)的發(fā)展,目前已成為實(shí)現(xiàn)數(shù)字系統(tǒng)的主流平臺之一。與DSP相比,F(xiàn)PGA最大的優(yōu)勢就是可以進(jìn)行并行計(jì)算。在進(jìn)行FFT 這類并行運(yùn)算為主的算法時(shí),采用FPGA的優(yōu)勢不言而喻。用FPGA實(shí)現(xiàn)FFT算法進(jìn)行諧波檢測成為
  • 關(guān)鍵字: Xilinx  FPGA  DSP  

基于CPLD的LED點(diǎn)陣顯示控制器

  •   現(xiàn)場可編程器件(FPGA和CPLD)等ISP器件無須編程器,利用器件廠商提供的編程套件,采用自頂而下的模塊化設(shè)計(jì)方法,使用原理圖或硬件描述語言(VHDL)等方法來描述電路邏輯關(guān)系,可直接對安裝在目標(biāo)板上的器件編程。它易學(xué)、易用、簡化了系統(tǒng)設(shè)計(jì),減小了系統(tǒng)規(guī)模,縮短設(shè)計(jì)周期,降低了生產(chǎn)設(shè)計(jì)成本,從而給電子產(chǎn)品的設(shè)計(jì)和生產(chǎn)帶來了革命性的變化。   1、系統(tǒng)結(jié)構(gòu)及工作原理   LED點(diǎn)陣顯示控制的傳統(tǒng)方式是采用單片機(jī)或系統(tǒng)機(jī)作為CPU來實(shí)現(xiàn),當(dāng)系統(tǒng)顯示的信息比較多時(shí),由于單片機(jī)的輸入/輸出端口(I/O)
  • 關(guān)鍵字: CPLD  LED  FPGA  

基于FPGA的LED點(diǎn)陣顯示字符設(shè)計(jì)

  •   隨著社會的發(fā)展和信息時(shí)代對各類信息快速發(fā)布的需要, 許多政府部門和企事業(yè)單位從提高自身形象和信息規(guī)范化管理考慮, 廣泛采用LED 電子顯示屏顯示產(chǎn)品, 此類多媒體顯示系統(tǒng)通過一定的控制方式,用于顯示文字、圖形、圖像、動(dòng)畫、股市行情等各種信息以及電視、錄像、DVD 等信號, 是交通指揮引導(dǎo)、部隊(duì)作戰(zhàn)、電力部門、公共場所進(jìn)行企業(yè)形象宣傳、信息發(fā)布和精神文明建設(shè)的有效工具和良好窗口。   采用現(xiàn)場可編程邏輯器件( FPGA) 作為控制器, 選擇合適的器件, 利用器件豐富的I/O 口、內(nèi)部邏輯和連線資源,
  • 關(guān)鍵字: FPGA  LED  ALTERA  

基于FPGA的LCD顯示遠(yuǎn)程更新的設(shè)計(jì)方案及原理圖

  •   一 設(shè)計(jì)概述   1.1目標(biāo)領(lǐng)域和主要應(yīng)用   如今,交通在現(xiàn)代人的生活中所占比重越來越重要。如何安全,高效的利用道路資源是每個(gè)人都要面對的問題。現(xiàn)有車載GPS導(dǎo)航只能查看到道路走向信息,卻不能查看到道路上的各種突發(fā)情況,比如交通事故、堵車現(xiàn)象、交通臨時(shí)管制、禁止部分車輛通行、臨時(shí)禁止左右轉(zhuǎn)、道路維修、道路更改的情況。這時(shí)如果有能夠?qū)崟r(shí)更新并對外發(fā)布和顯示交通信息、道路狀況信息和設(shè)施狀況等,能起到減少堵塞程度,提高道路通行能力的作用。也間接提高了交通運(yùn)輸,人們出行的效率。   該項(xiàng)目是基于FPG
  • 關(guān)鍵字: FPGA  LCD  GPS  

可充電觸屏遙控模塊設(shè)計(jì)

  •   摘要   本文介紹了使用MSP430作為主處理器實(shí)現(xiàn)可充電的觸屏遙控模塊,該設(shè)計(jì)方案支持紅外(IR)信號傳輸,且可擴(kuò)展RF和NFC無線傳輸方式;用戶輸入采用觸摸按鍵實(shí)現(xiàn),設(shè)計(jì)簡潔美觀;系統(tǒng)可由電池供電,且自帶可充電模塊,可由USB或者直流電源適配器充電。TI的430系列MCU產(chǎn)品功耗低,可為便攜式電子設(shè)備提供更長的使用壽命;其內(nèi)嵌LCD驅(qū)動(dòng)器,可以方便實(shí)時(shí)顯示監(jiān)測數(shù)據(jù);其支持多種觸摸按鍵實(shí)現(xiàn)方式,設(shè)計(jì)簡便靈活。   簡介   遙控設(shè)備在日常生活中非常易見,家電遙控器、玩具遙控器等方便了用戶對設(shè)備
  • 關(guān)鍵字: MSP430  RISC  SoC  

AMD預(yù)測2015年其半數(shù)利潤將來自非PC業(yè)務(wù)

  •   AMD在于近日舉行的某技術(shù)會議中稱,預(yù)測在2015年其近半數(shù)的利潤將來在非PC相關(guān)產(chǎn)品。據(jù)Kitguru報(bào)道,AMD首席財(cái)務(wù)官稱,預(yù)期在2015年底AMD將從非PC和非傳統(tǒng)業(yè)務(wù)中,實(shí)現(xiàn)約5成利潤收入。而據(jù)相關(guān)數(shù)據(jù)顯示,目前AMD非PC業(yè)務(wù)利潤已接近40%。    ?   從AMD已經(jīng)公布的Q3季度財(cái)報(bào),該公司總營收為14.3億美元,其中7.81億來自計(jì)算機(jī)處理和圖形業(yè)務(wù),6.48億來自企業(yè)市場及嵌入式SoC處理器。而AMD也一直尋求轉(zhuǎn)型,尋找傳統(tǒng)PC業(yè)務(wù)之外新的利潤增長點(diǎn)。   
  • 關(guān)鍵字: AMD  SoC  

基于fpga二維小波變換核的實(shí)時(shí)可重構(gòu)電路

  •   項(xiàng)目背景及可行性分析   2.1 項(xiàng)目名稱及摘要:   基于fpga二維小波變換核的實(shí)時(shí)可重構(gòu)電路   現(xiàn)場可編程門陣列為可進(jìn)化設(shè)計(jì)提供了一個(gè)理想的模板。FPGAs 提供了一個(gè)硬件環(huán)境 ,這個(gè)環(huán)境 可將邏輯物理實(shí)現(xiàn)和 布線資源 按照為了特定功能所配置的比特流而重新組織構(gòu)建起來。 RTR設(shè)計(jì)工具 繞過傳統(tǒng)的fpga綜合以及比特流生成過程 使可進(jìn)化設(shè)計(jì)成為可能. JBits工具套裝 就為在Xilinx 的Virtex系列和4000系列設(shè)備上進(jìn)行RTR設(shè)計(jì)提供了一個(gè)設(shè)計(jì)環(huán)境。   這個(gè)項(xiàng)目旨在利用J
  • 關(guān)鍵字: fpga  小波變換  IP核  

FPGA研發(fā)之道(25)-管腳

  •   管腳是FPGA重要的資源之一,F(xiàn)PGA的管腳分別包括,電源管腳,普通I/O,配置管腳,時(shí)鐘專用輸入管腳GCLK等。   (1)電源管腳:   通常來說: FPGA內(nèi)部的電壓包括內(nèi)核電壓和I/O電壓。   1.內(nèi)核電壓:即FPGA內(nèi)部邏輯的供電。通常會較I/O電壓較低,隨著FPGA的工藝的進(jìn)度,F(xiàn)PGA的內(nèi)核電壓逐漸下降,這也是降低功耗的大勢所趨。   2.I/O電壓 (Bank的參考電壓)。每個(gè)BANK都會有獨(dú)立的I/O電壓輸入。也就是每個(gè)BANK的參考電壓設(shè)定后,本BANK上所有I/O的電平
  • 關(guān)鍵字: FPGA  GCLK  

FPGA研發(fā)之道(24)-控制(下)

  •   首先依次回答上篇提出的幾個(gè)問題:   第一個(gè)問題:如何避免狀態(tài)機(jī)產(chǎn)生lacth 示例如下,通過在always(*)語句塊中,添加默認(rèn)賦值,ns_state = cs_state;   always@(*)   ns_state = cs_state;   case(cs_state)   idle :   if(start)   ns_state = op1_state;   op0_state :   if(op0_over)   ns_state = op1_state;  
  • 關(guān)鍵字: FPGA  狀態(tài)機(jī)  

物聯(lián)網(wǎng)時(shí)代的MCU商機(jī)與發(fā)展趨勢

  •   MCU(MicroControllerUnit)中文名微控制單元,又稱單片微型計(jì)算機(jī),是指隨著大規(guī)模集成電路的出現(xiàn)及其發(fā)展,將計(jì)算機(jī)的CPU、RAM、ROM、定時(shí)數(shù)器和多種I/O接口集成在一片芯片上,形成芯片級的計(jì)算機(jī),為不同的應(yīng)用場合做不同組合控制。   隨著行動(dòng)通訊與嵌入式裝置的流行,強(qiáng)調(diào)高效能、低耗電的應(yīng)用處理器紛紛進(jìn)駐各種3C消費(fèi)電子與可攜式智慧產(chǎn)品,而功能簡便且超低功耗的MCU,以更簡易的硬體架構(gòu)與超低成本,應(yīng)用在各種不同的領(lǐng)域,包括:穿戴式裝置、家電、車用電子、遙控器、場域監(jiān)控、工控、無
  • 關(guān)鍵字: 物聯(lián)網(wǎng)  MCU  SOC  

華為麒麟620正式發(fā)布:64位八核中國“芯”

  •   預(yù)熱幾天之后,華為終于在今天發(fā)布了旗下首款64位八核SOC,其型號為Kirin 620。具體規(guī)格方面,Kirin 620采用了64位八核Cortex-A53架構(gòu)設(shè)計(jì),基于28nm工藝制造,搭載Mali450MP4 GPU,支持LPDDDR3內(nèi)存、最高1300萬像素?cái)z像頭以及1080p 30Hz視頻編碼/解碼。   Kirin 620的處理器部分支持GTS調(diào)度技術(shù),可根據(jù)任務(wù)進(jìn)程和負(fù)載調(diào)整運(yùn)行的核心數(shù)量及主頻,最高可實(shí)現(xiàn)八顆核心同時(shí)工作。   此外,該SOC還集成了基帶芯片,支持最高150Mbps的
  • 關(guān)鍵字: 華為  麒麟  SOC  

FPGA研發(fā)之道(23)-控制(上)

  •   本質(zhì)上說,F(xiàn)PGA的模塊設(shè)計(jì)就是將輸入轉(zhuǎn)化成想要得到的輸出結(jié)果。而除了某些簡單模塊,即在當(dāng)拍內(nèi)完成,即將輸入進(jìn)行邏輯操作后,再輸出。(如簡單加法器等)。其余大部分的設(shè)計(jì)需要通過時(shí)序邏輯和組合邏輯混合實(shí)現(xiàn),時(shí)序邏輯帶來就是延遲起效的問題,舉例說,如實(shí)現(xiàn)某個(gè)信號(start)起效后,接下來五個(gè)周期需要分別進(jìn)行五種操作,分別是op0,op1,op2,op3,op4 等等。如何進(jìn)行控制,這就是每個(gè)工程師要面對的問題。   對于簡單控制,分別可以采用計(jì)數(shù)和移位寄存器的方式來解決問題。而對于較為復(fù)雜的控制,則需
  • 關(guān)鍵字: FPGA  狀態(tài)機(jī)  計(jì)數(shù)器  

FPGA研發(fā)之道(22)-交換矩陣

  •   如果在FPGA設(shè)計(jì)中,需要多端口,大數(shù)據(jù)量的交換,那么交換矩陣則是一個(gè)不錯(cuò)的實(shí)現(xiàn)方案。交換矩陣使用的目的主要有幾個(gè),一,靈活的端口轉(zhuǎn)發(fā)。通過交換矩陣靈活實(shí)現(xiàn)數(shù)據(jù)流的靈活交換,減少外部負(fù)責(zé)控制。 二,高效的轉(zhuǎn)發(fā)效率,交換矩陣能夠?qū)崿F(xiàn)通常單一總線不能達(dá)到的轉(zhuǎn)發(fā)效率,滿足高吞吐量的系統(tǒng)的需要。三,系統(tǒng)設(shè)計(jì)以交換矩陣為中心,便于IP集成和模塊復(fù)用。   交換矩陣的實(shí)現(xiàn)方案較為復(fù)雜,最早的交換沿襲了共享總線式的架構(gòu),因此對于某個(gè)端口需要傳輸,則其他端口只能阻塞,等待總線空閑后再進(jìn)行傳輸。而交換矩陣則是一個(gè)全互
  • 關(guān)鍵字: FPGA  交換矩陣  
共7987條 172/533 |‹ « 170 171 172 173 174 175 176 177 178 179 » ›|

fpga soc介紹

您好,目前還沒有人創(chuàng)建詞條fpga soc!
歡迎您創(chuàng)建該詞條,闡述對fpga soc的理解,并與今后在此搜索fpga soc的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473