首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> dsp+fpga

dsp+fpga 文章 最新資訊

一種ARM+DSP協(xié)作架構的FPGA驗證實現(xiàn)

  •   介紹了以ARM+DSP體系結構為基礎的FPGA實現(xiàn)。在其上驗證應用算法,實現(xiàn)了由ARM負責對整個程序的控制,由DSP負責對整個程序的計算,最大程度地同時發(fā)揮了ARM和DSP的各自優(yōu)勢。   ARM通用CPU及其開發(fā)平臺,是近年來較為流行的開發(fā)平臺之一,而由ARM+DSP的雙核體系結構,更有其獨特的功能特點:由ARM完成整個體系的控制和流程操作,由DSP完成具體的算法和計算處理。這樣,不但可以充分地發(fā)揮ARM方便的控制優(yōu)勢,同時又能最大限度地發(fā)揮DSP的計算功能。這在業(yè)界已逐漸成為一種趨勢。   本
  • 關鍵字: ARM  DSP  FPGA  軟硬件協(xié)同驗證  SoC  

FPGA競爭好像在演戲(上)

  •   若要問:半導體業(yè)哪個領域最有趣?我認為FPGA。作為記者,大家一提起FPGA公司就很興奮,太充滿活力了,有時過分得充滿戲劇性。   當中國第一高樓——上海金茂大廈剛剛落成時,A公司在上海成立辦事處,邀請記者從北京到上海觀摩,下榻金茂。一周后,X公司也宣布已經(jīng)成立上海辦事處,也盛情邀請記者去那里看看,也同樣入住金茂。 ????????????&nbs
  • 關鍵字: FPGA  半導體  ASIC  CPLD  

基于TMS320DM270的長途客車無線視頻監(jiān)控系統(tǒng)

基于TMS320F206 DSP的圖像采集卡設計

  • 提出了一種使用視頻A/D芯片TLC5510與低檔DSP芯片TMS320F206實現(xiàn)圖像采集的接口設計方案,同時給出了接口程序,為低檔DSP芯片提供了一條新的應用途徑。
  • 關鍵字: 采集卡  設計  圖像  DSP  TMS320F206  基于  

基于邏輯分析內核的FPGA電路內調試

  • 隨著FPGA融入越來越多的能力,對有效調試工具的需求將變得至關重要。對內部可視能力的事前周密計劃將能使...
  • 關鍵字: FPGA  調試  引腳  異步  仿真  信號  定時  頻率  

汽車電子MCU技術原理與需求分析

  •   汽車作為一部大型的機電一體化設備,汽車電子在汽車整體成本中的比例越來越大。目前歐美發(fā)達國家汽車電子的平均成本達350美元以上,其涵蓋了從車身控制、動力傳動、車身安全,到車內娛樂的各個方面。   微控制器(MCU)作為汽車電子系統(tǒng)內部運算和處理的核心,也遍布懸掛、氣囊、門控和音響等幾十種次系統(tǒng)(Sub-System)中。由于汽車作為高速交通工具承載了對用戶生命安全的保障,同時汽車經(jīng)常工作在十分惡劣的環(huán)境中,其對內部電子設備的可靠性要求要遠高于一般性電子產(chǎn)品。因此汽車電子所用的MCU與一般性產(chǎn)品的結構差
  • 關鍵字: 汽車電子  MCU  CAN  LIN  系統(tǒng)總線  嵌入式  閃存  DSP  

利用FPGA實現(xiàn)視頻與影像處理應用設計

  • 許多令人心動的技術創(chuàng)新(如HDTV和數(shù)字影院)都是和視頻與影像處理技術以及這種技術的快速發(fā)展分不開的。影像捕獲和顯示分辨率的跳躍式發(fā)展、先進的壓縮技術和視頻智能正是這種技術創(chuàng)新背后源源不斷的驅動力。特別是分辨率在過去幾年里有了顯著的提高。
  • 關鍵字: FPGA  視頻  影像處理  應用設計    

基于FPGA和DSP的音頻采集卡的實現(xiàn)

  • 本文介紹了一種基于FPGA和DSP的多通道音頻采集卡的設計和實現(xiàn)方案,該卡能夠工作在多種采樣率下并可以使用DSP中不同的音頻算法用于滿足不同場合,并通過PC104接口將處理后的數(shù)據(jù)上傳至主機。
  • 關鍵字: 采集卡  實現(xiàn)  音頻  DSP  FPGA  基于  

FPGA挑戰(zhàn)特殊應用,將吞食更多市場

  •         根據(jù)牧本定律(Makimoto’s Wave),從2007年開始的10年,進入了在可編程性基礎上的客戶定制產(chǎn)品流行時代。專做標準產(chǎn)品的FPGA也在悄然分化,更加面向特定的應用。                    
  • 關鍵字: FPGA  ASIC  USB  SPI  Xilinx  Altera    

利用多目標建模技術降低ECU軟件成本

  •   多目標建模是一種電子控制單元(ECU)開發(fā)技術,它采用了基于模型的設計方法和自動嵌入式代碼生成技術。利用多目標建模技術可以為各種嵌入式DSP、微處理器和微控制器建立算術模型,并實現(xiàn)代碼的自動生成。軟件開發(fā)人員也因此可以節(jié)省許多時間和精力,因為他們不再需要為每個嵌入式目標器件編寫、測試和重編代碼。    在這方面,Visteon公司正在使用多目標建模技術開發(fā)動力控制系統(tǒng)。他們的方法以數(shù)據(jù)字典的創(chuàng)建為基礎,而數(shù)據(jù)字典用來控制模型仿真和嵌入式代碼生成時使用的數(shù)據(jù)類型。利用這種方法可以仿真設計思路
  • 關鍵字: ECU  多目標建模  嵌入式  DSP  微處理器  微控制器    

基于Nios II的多生理參數(shù)處理系統(tǒng)的設計

  •   隨著醫(yī)療儀器設備向智能化、微型化、系列化、數(shù)字化和多功能方向的發(fā)展,醫(yī)療設備中邏輯控制器件也由采用中、小規(guī)模的集成芯片發(fā)展到應用現(xiàn)場可編程門陣列FPGA(Field Programmable Gate Array)。使用FPGA器件可以大大縮短醫(yī)療設備的研制周期,減少開發(fā)成本,同時還可以很方便地對設計進行在線修改,因此FPGA在醫(yī)療設備中有很廣泛的應用[1]。   本文主要搭建一個多生理參數(shù)測量系統(tǒng)的數(shù)據(jù)處理平臺,在FPGA中嵌入一個32位Nios II軟核處理器,用于控制數(shù)據(jù)的傳輸、存儲及顯示。主
  • 關鍵字: Nios  多生理參數(shù)處理  FPGA  傳感器  VGA  IP核  SoPC  

基于DSP的下一代車載娛樂系統(tǒng)

  •   車載娛樂系統(tǒng)的技術發(fā)展趨勢正在變得日益復雜,通過銅纜發(fā)送音頻數(shù)據(jù)的簡單音頻系統(tǒng)已經(jīng)成為過去。為了滿足多通道音頻處理和分布式視頻的要求,復雜的網(wǎng)絡處理變得越來越流行。特別是與數(shù)字傳輸內容保護(DTCP)加密和解密方法相關的面向媒體的系統(tǒng)傳輸(MOST)光網(wǎng)絡正在被許多高擋和中檔汽車采用,這種趨勢以及車載音頻系統(tǒng)通常必須以變化的采樣頻率適應多種輸入源(調幅和調頻、CD、DVD、蜂窩電話和導航系統(tǒng)輸入)這個事實給數(shù)字信號處理器(DSP)供應商增加了壓力,要求他們提供增強性能和更高集成度的處理器。   基于
  • 關鍵字: DSP  車載娛樂  MOST  音頻  Visual Audio  

Xilinx推出全球性能最高的可配置DSP解決方案

  •   全球可編程邏輯解決方案領導廠商賽靈思公司( Xilinx, Inc. (NASDAQ: XLNX) )今天宣布其屢獲殊榮的65nm Virtex-5 SXT FPGA平臺新增針對高性能數(shù)字信號處理(DSP)而優(yōu)化的Virtex™-5 SXT240T器件。該器件高達528GMACs的乘法累加性能和超過190 GFLOPS的單精度浮點DSP性能,為廣播視頻、醫(yī)療成像、無線通信、國防和高性能計算等應用的開發(fā)人員提供了全球性能最高的可配置DSP解決方案。   “支持高分辨率(HD)視
  • 關鍵字: Xilinx  DSP  賽靈思  廣播視頻  醫(yī)療成像  無線通信  國防  高性能計算  IP內核  

FPGA開始進入40納米時代

  • 隨著對互聯(lián)網(wǎng)傳輸視頻、高速無線數(shù)據(jù)和數(shù)字電視等服務需求的不斷增長,設計人員需要能夠提供更高的數(shù)據(jù)速率、更高的接口帶寬和數(shù)據(jù)處理能力更強的解決方案,而且其功效要好。為解決這些設計挑戰(zhàn),Altera借助在收發(fā)器、存儲器接口、低功耗技術和FPGA內核體系結構上的創(chuàng)新,實現(xiàn)40-nm器件的新功能。
  • 關鍵字: fpga  altera  40納米  stratix  hardcopy  

SVPWM信號發(fā)生器的VHDL實現(xiàn)

  •   近年來,DSP在SVPWM(空間矢量脈寬調制)控制領域得到了廣泛應用。   但是使用DSP單核心的控制方法仍然存在一些缺陷:基于軟件的:DSP在實現(xiàn)SVPWM觸發(fā)信號時需要較長的時鐘周期;微處理器中不確定的中斷響應會導致PWM脈沖的相位抖動。針對以上問題,本文提出了一種利用FPGA實現(xiàn)的SVPWM信號發(fā)生器,系統(tǒng)結構如圖1所示。作為DSP的外圍接口電路,該信號發(fā)生器能夠屏蔽DSP內部錯誤中斷對輸入時間信號的影響,保證輸出完整的SVPWM觸發(fā)信號波形,其三相并行處理結構還能夠有效提升系統(tǒng)的動態(tài)響應速度
  • 關鍵字: DSP  SVPWM  VHDL  信號發(fā)生器  
共9912條 564/661 |‹ « 562 563 564 565 566 567 568 569 570 571 » ›|

dsp+fpga介紹

您好,目前還沒有人創(chuàng)建詞條dsp+fpga!
歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473