EEPW首頁(yè) >>
主題列表 >>
dsp+fpga
dsp+fpga 文章 最新資訊
基于FPGA的多路數(shù)字量采集模塊設(shè)計(jì)

- 1 引言 測(cè)控系統(tǒng)常常需要處理所采集到的各種數(shù)字量信號(hào)。通常測(cè)控系統(tǒng)采用通用MCU完成系統(tǒng)任務(wù)。但當(dāng)系統(tǒng)中采集信號(hào)量較多時(shí),僅依靠MCU則難以完成系統(tǒng)任務(wù)。針對(duì)這一問(wèn)題,提出一種基于FPGA技術(shù)的多路數(shù)字量采集模塊。利用FPGA的I/O端口數(shù)多且可編程設(shè)置的特點(diǎn),配以VHDL編寫(xiě)的FPGA內(nèi)部邏輯,實(shí)現(xiàn)采集多路數(shù)字量信號(hào)。 2 模塊設(shè)計(jì)方案 2.1 功能要求 該數(shù)字量采集模塊主要功能是采集輸入的36路數(shù)字及脈沖信號(hào),并將編幀后的信號(hào)數(shù)據(jù)上傳給上位機(jī),上位機(jī)經(jīng)解包處理后顯示信號(hào)相
- 關(guān)鍵字: FPGA 數(shù)字量采集 測(cè)控 USB單片機(jī) MCU FIFO
基于FPGA的FFT處理器設(shè)計(jì)

- 1 引言 隨著數(shù)字技術(shù)的快速發(fā)展,數(shù)字信號(hào)處理已深入到條個(gè)領(lǐng)域。在數(shù)字信號(hào)處理中,許多算法如相關(guān)、濾波、譜估計(jì)、卷積等都可通過(guò)轉(zhuǎn)化為離散傅立葉變換(DFT)實(shí)現(xiàn),從而為離散信號(hào)分析從理論上提供了變換工具。但DFT計(jì)算量大,實(shí)現(xiàn)困難??焖俑盗⑷~(FFT)的提出,大大減少了計(jì)算量,從根本上改變了傅立葉變換的地位,成為數(shù)字信號(hào)處理中的核心技術(shù)之一,廣泛應(yīng)用于雷達(dá)、觀測(cè)、跟蹤、高速圖像處理、保密無(wú)線通信和數(shù)字通信等領(lǐng)域。 目前,硬件實(shí)現(xiàn)FFT算法的方案主要有:通用數(shù)字信號(hào)處理器(DSP)、FFT專(zhuān)
- 關(guān)鍵字: FPGA FFT 處理器 DFT DSP
用于控制變速電動(dòng)機(jī)的功率模塊

- 改善洗衣機(jī)、電冰箱以及空調(diào)等家用電器能源使用效率的需求正在增加。從傳統(tǒng)的固定轉(zhuǎn)速馬達(dá)轉(zhuǎn)換到變速馬達(dá)可以節(jié)省能耗30%之多。但這種設(shè)計(jì)的難度較大,雖已經(jīng)出現(xiàn)了幾種方案來(lái)降低此類(lèi)項(xiàng)目的數(shù)字設(shè)計(jì)工作難度,但是設(shè)計(jì)人員仍需要集成模塊和相關(guān)的設(shè)計(jì)工具來(lái)促進(jìn)功率級(jí)的設(shè)計(jì)。 為了使低成本變速馬達(dá)控制器成為可能,元器件供應(yīng)商設(shè)法通過(guò)簡(jiǎn)化設(shè)計(jì)和降低結(jié)構(gòu)復(fù)雜度來(lái)減少變速控制器的成本。例如,已經(jīng)出現(xiàn)了幾種數(shù)字信號(hào)控制平臺(tái),它們結(jié)合了DSP和集成PWM和馬達(dá)控制外圍設(shè)備的RISC處理器。這些平臺(tái)可運(yùn)行第三方或者自行開(kāi)發(fā)
- 關(guān)鍵字: 電動(dòng)機(jī) IPM DSP PWM 馬達(dá)
基于FPGA和ADSP的數(shù)字波束形成技術(shù)的工程實(shí)現(xiàn)

- 數(shù)字波束形成技術(shù)充分利用陣列天線所獲取的空間信息,通過(guò)信號(hào)處理技術(shù)使波束獲得超分辨率和低副瓣的性能,實(shí)現(xiàn)了波束的掃描、目標(biāo)的跟蹤以及空間干擾信號(hào)的零陷,因而數(shù)字波束形成技術(shù)在雷達(dá)信號(hào)處理、通信信號(hào)處理以及電子對(duì)抗系統(tǒng)中得到了廣泛的應(yīng)用。數(shù)字波束形成是把陣列天線輸出的信號(hào)進(jìn)行AD采樣數(shù)字化后送到數(shù)字波束形成器的處理單元,完成對(duì)各路信號(hào)的復(fù)加權(quán)處理,形成所需的波束信號(hào)。只要信號(hào)處理的速度足夠快,就可以產(chǎn)生不同指向的波束。由于數(shù)字波束形成一般是通過(guò)DSP或FPGA用軟件實(shí)現(xiàn)的,所以具有很高的靈活性和可擴(kuò)展性
- 關(guān)鍵字: FPGA ADSP 數(shù)字波束 信號(hào)處理
基于FPGA的中高頻感應(yīng)電爐控制電路設(shè)計(jì)方案

- 1 引 言 中高頻感應(yīng)爐是利用電磁感應(yīng)原理加熱和溶化金屬的,這種方式是一種較理想的加熱工藝,已經(jīng)廣泛應(yīng)用于金屬熔煉、焊接、表面淬火等加工和熱處理過(guò)程。中高頻電爐的負(fù)載是由感應(yīng)圈和被加熱的金屬工件組成,為了降低無(wú)功功率,需要用串聯(lián)或并聯(lián)電容的方式來(lái)補(bǔ)償無(wú)功功率,使整個(gè)電路中形成中高頻的LC振蕩。維持這樣較恒定的頻率振蕩,金屬內(nèi)部將形成渦流而發(fā)熱,從而達(dá)到加熱和熔化金屬的目的。傳統(tǒng)的控制電路主要采用分離元件的模數(shù)混合電路,控制精度低,容易產(chǎn)生噪聲問(wèn)題。 本文將提出一種基于FPGA片上可編程技術(shù)
- 關(guān)鍵字: FPGA 電爐 控制 電路 電磁感應(yīng)
基于AT89C51+DSP的雙CPU伺服運(yùn)動(dòng)控制器的研究

- 1 引 言 近年來(lái),隨著制造業(yè)的不斷進(jìn)步,現(xiàn)代制造業(yè)對(duì)精密化、精確化、高速化、自動(dòng)化發(fā)展的要求越來(lái)越高,傳統(tǒng)的運(yùn)動(dòng)控制器大部分采用8051系列的8位單片機(jī),這種單片機(jī)雖然節(jié)省了開(kāi)發(fā)周期,但缺乏靈活性,且運(yùn)算能力有限,難以勝任高要求運(yùn)作設(shè)備[ 1 ] .DSP的數(shù)據(jù)運(yùn)算和處理功能十分強(qiáng)大,即使在很復(fù)雜的控制系統(tǒng)中,其采樣周期也可以取得很小,控制效果可以接近于連續(xù)系統(tǒng). 把DSP與單片機(jī)各自?xún)?yōu)勢(shì)相結(jié)合將是高性能數(shù)控系統(tǒng)的發(fā)展趨勢(shì). 本文針對(duì)數(shù)控系統(tǒng)的要求,開(kāi)發(fā)了以TI公司的高性能浮點(diǎn)DSP和ATME
- 關(guān)鍵字: DSP CPU 控制器 單片機(jī) 嵌入式 PC
DSP和FPGA在大尺寸激光數(shù)控加工系統(tǒng)中的運(yùn)用

- 激光切割和雕刻以其精度高、視覺(jué)效果好等特性,被廣泛運(yùn)用于廣告業(yè)和航模制造業(yè)。在大尺寸激光加工系統(tǒng)的開(kāi)發(fā)過(guò)程中,加工速度與加工精度是首先要解決的問(wèn)題。解決速度問(wèn)題的一般方法是在電機(jī)每次運(yùn)動(dòng)前、后設(shè)置加、減速區(qū),但這會(huì)使加工數(shù)據(jù)總量成倍增加。除此之外,龐大的數(shù)據(jù)計(jì)算量也需要一個(gè)專(zhuān)門(mén)的高性能處理器來(lái)實(shí)現(xiàn)。 FPGA(現(xiàn)場(chǎng)可編程門(mén)陣列)在并行信號(hào)處理方面具有極大的優(yōu)勢(shì)。本系統(tǒng)采用FPGA作為加工數(shù)據(jù)的執(zhí)行器件。這種解決方案突出的特點(diǎn)是讓運(yùn)動(dòng)控制的處理部分以獨(dú)立的、硬件性方式展開(kāi),增加系統(tǒng)的性能和可靠性,
- 關(guān)鍵字: DSP FPGA 數(shù)控加工 激光加工
基于FPGA的迭代層析重建中的小數(shù)處理方法
- 基于FPGA的迭代層析重建中的小數(shù)處理方法,發(fā)射光譜層析(EST)技術(shù)是一種不干擾原待測(cè)場(chǎng)分布的測(cè)量診斷技術(shù),他在熱物理量測(cè)試、等離子體診斷等方面顯示出了極大的優(yōu)越性,尤其是在場(chǎng)分布測(cè)量方面,幾乎是其他方法不可替代的,是測(cè)量三維流場(chǎng)內(nèi)部物理量分布的一種常用方法。
傳統(tǒng)的層析重建技術(shù),通常是利用軟件編程在計(jì)算機(jī)上直接完成,這要花費(fèi)很長(zhǎng)的時(shí)間,無(wú)法滿足實(shí)時(shí)重建時(shí)對(duì)速度的要求,現(xiàn)在已有研究者開(kāi)始著手研究在硬件(例如FPGA和DSP)上來(lái)實(shí)現(xiàn)層析重建技術(shù),例如:在FPGA上實(shí)現(xiàn)ART算法。但 - 關(guān)鍵字: 處理 方法 小數(shù) 重建 FPGA 基于
基于FPGA的數(shù)字電視信號(hào)發(fā)生器的設(shè)計(jì)與實(shí)現(xiàn)
- 基于FPGA的數(shù)字電視信號(hào)發(fā)生器的設(shè)計(jì)與實(shí)現(xiàn),電視信號(hào)的數(shù)字化使得數(shù)字電視設(shè)備越來(lái)越受到廣大電子消費(fèi)者的青睞,如何選擇自己理想的數(shù)字電視產(chǎn)品,也成了消費(fèi)者關(guān)心的問(wèn)題,評(píng)價(jià)、測(cè)試電視系統(tǒng)與設(shè)備運(yùn)行的質(zhì)量狀況成為廣播電視行業(yè)所關(guān)注的熱點(diǎn)。而數(shù)字電視信號(hào)發(fā)生器能提供可視的測(cè)試圖像信號(hào),直觀、快捷的測(cè)試方法,因此,數(shù)字電視信號(hào)發(fā)生器成為目前電子設(shè)計(jì)的熱門(mén)研究課題,他在數(shù)字電視節(jié)目制作播出、科研、生產(chǎn)以及售后服務(wù)過(guò)程中起著不可或缺的作用。本文設(shè)計(jì)了一種基于FPGA的數(shù)字電視信號(hào)友生器,該信號(hào)發(fā)生器以一種單芯片多配置
- 關(guān)鍵字: 設(shè)計(jì) 實(shí)現(xiàn) 信號(hào)發(fā)生器 數(shù)字電視 FPGA 基于
基于DSP的磁流變阻尼器的控制方法

- 以美國(guó)德州儀器公司推出的十六位定點(diǎn)通用數(shù)字信號(hào)處理芯片DSP為核心開(kāi)發(fā)出精確可控的電流控制器,電流可在0~1.5A范圍內(nèi)調(diào)節(jié),輸出電流精度高,線性度好,控制效果顯著。 1 引言 磁流變阻尼器是一種在磁場(chǎng)作用下阻尼可控的器件,在航空、汽車(chē)等領(lǐng)域具有廣泛應(yīng)用前景。與傳統(tǒng)汽車(chē)懸架系統(tǒng)相比,裝有磁流變阻尼器的半主動(dòng)懸架系統(tǒng)可以根據(jù)路面狀況和車(chē)輛運(yùn)行狀態(tài)在計(jì)算機(jī)的控制下自動(dòng)調(diào)節(jié)阻尼器的阻尼力,大大提高汽車(chē)的舒適性和行車(chē)安全性[1,2]。磁流變阻尼器的工作原理是改變勵(lì)磁線圈中的電流從而獲得不同強(qiáng)度的磁
- 關(guān)鍵字: DSP 磁流變阻尼器 控制器 ADC
基于FPGA設(shè)計(jì)航空電子系統(tǒng)

- 基于現(xiàn)場(chǎng)可編程門(mén)陣列 (FPGA) 核心的實(shí)施體現(xiàn)了先進(jìn)的現(xiàn)代航空電子設(shè)計(jì)方法。 這項(xiàng)技術(shù)具有多種優(yōu)勢(shì),如廢棄組件管理、降低設(shè)計(jì)風(fēng)險(xiǎn)、提高集成度、減小體積、降低功耗和提高故障平均間隔 時(shí)間(MTBF)等,吸引著用戶(hù)將原來(lái)的系統(tǒng)轉(zhuǎn)移到此項(xiàng)技術(shù)。MIL-STD-1553 的市場(chǎng)可能隨著這種趨勢(shì)而繁榮起來(lái) ;事實(shí)上,某些客戶(hù)已經(jīng)覺(jué)得這項(xiàng)技術(shù)的實(shí)施有點(diǎn)姍姍來(lái)遲。 MIL-STD-1553 核心帶來(lái)了多種好處,它代表著徹底告別了 ASIC 傳統(tǒng)。FPGA 中加入一項(xiàng)知識(shí)產(chǎn)權(quán)核心,就獲得了一種與眾不同
- 關(guān)鍵字: FPGA 航空電子 ASIC MIL-STD-1553
用PLD實(shí)現(xiàn)高可用性系統(tǒng)的熱插拔和加電順序保護(hù)

- 互聯(lián)網(wǎng)的繁榮和無(wú)線通訊及存儲(chǔ)行業(yè)的發(fā)展使得實(shí)時(shí)數(shù)據(jù)通訊量成指數(shù)級(jí)增長(zhǎng)。數(shù)據(jù)通訊量的急劇增加使系統(tǒng)可用性顯得更加關(guān)鍵,因?yàn)橄到y(tǒng)即使停一秒鐘也意味著將產(chǎn)生巨大的影響,并將減少運(yùn)營(yíng)商的收入。為了使系統(tǒng)的宕機(jī)時(shí)間為零,可以將系統(tǒng)設(shè)計(jì)成可熱插拔的形式。熱插拔是指系統(tǒng)在正常運(yùn)行時(shí)可以從背板上插入或取出電路板,而不會(huì)對(duì)主系統(tǒng)的正常工作產(chǎn)生影響。熱插拔也稱(chēng)為熱切換(hot swap)或熱插入。 快速發(fā)展的半導(dǎo)體工藝技術(shù)使支持熱插拔的設(shè)計(jì)更趨復(fù)雜,因?yàn)楣に嚦叽缭絹?lái)越小,IC的工作電壓也越來(lái)越低,而且不同的I/O標(biāo)
- 關(guān)鍵字: PLD 熱插拔 加電順序保護(hù) FPGA
使用雙處理器延長(zhǎng)電池壽命

- 在面臨必須延長(zhǎng)電池壽命的需求時(shí),很多系統(tǒng)設(shè)計(jì)師認(rèn)為單個(gè)芯片所消耗的功耗比兩個(gè)芯片要少。原因似乎很簡(jiǎn)單:芯片間通信比單個(gè)芯片工作消耗更多的功耗,兩個(gè)芯片上有更多的晶體管,因此要比有相同功能的單芯片有更多的漏電流。但功耗節(jié)省技術(shù)卻給這種傳統(tǒng)觀點(diǎn)迎頭一擊。 DSP設(shè)計(jì)師將更多的功能,如加速器、通信模塊和網(wǎng)絡(luò)外設(shè)集成到DSP芯片上,使芯片對(duì)工程師更為有用。但這種更強(qiáng)大的芯片在完成簡(jiǎn)單的內(nèi)務(wù)管理或監(jiān)控任務(wù)時(shí),會(huì)消耗比該任務(wù)所需更多的功耗。在多種情況下,設(shè)計(jì)師無(wú)法只啟用DSP芯片中所需部分的功能。 在
- 關(guān)鍵字: 處理器 電池 DSP MCU
XtremeData發(fā)售基于Altera Stratix III FPGA的Intel FSB模塊
- Altera公司宣布,開(kāi)始提供基于FPGA/Intel? Xeon?處理器的前端總線(FSB)模塊。采用了多片Altera? Stratix? III FPGA,并且使用Intel QuickAssist技術(shù),XtremeData XD2000i In-Socket加速器(ISA)展示了1066 MHz協(xié)處理解決方案。 ? XD2000i系列在目前市場(chǎng)上最小封裝中提供密度最大的Stratix III FPGA。模塊使用三片F(xiàn)PGA,一片用于基于Inte
- 關(guān)鍵字: FPGA XtremeData Intel FSB
dsp+fpga介紹
您好,目前還沒(méi)有人創(chuàng)建詞條dsp+fpga!
歡迎您創(chuàng)建該詞條,闡述對(duì)dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
