首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> dsp+fpga

dsp+fpga 文章 最新資訊

基于FPGA的高速時(shí)鐘數(shù)據(jù)恢復(fù)電路的實(shí)現(xiàn)

  • 0 引言
    時(shí)鐘數(shù)據(jù)恢復(fù)電路是高速收發(fā)器的核心模塊,而高速收發(fā)器是通信系統(tǒng)中的關(guān)鍵部分。隨著光纖在通信中的應(yīng)用,信道可以承載的通信速率已經(jīng)可以達(dá)到GHz,從而使得接收端的接收速率成為限制通信速率的主要瓶頸
  • 關(guān)鍵字: FPGA  時(shí)鐘數(shù)據(jù)  恢復(fù)電路    

基于ARM+FPGA的真空凍干控制系統(tǒng)設(shè)計(jì)

  • 0 引言
    冷凍干燥技術(shù)自1980年代在我國興起以來已取得長足發(fā)展,并已廣泛應(yīng)用于食品、低溫和真空等科學(xué)領(lǐng)域,基于一些食品和藥品加工行業(yè)的工藝需要,真空冷凍干燥技術(shù)需要迅速應(yīng)用與推廣。控制系統(tǒng)對物料的加工
  • 關(guān)鍵字: FPGA  ARM  控制系統(tǒng)設(shè)計(jì)    

基于DSP的鋁電磁鑄造磁場控制器的設(shè)計(jì)和實(shí)現(xiàn)

  • 基于DSP的鋁電磁鑄造磁場控制器的設(shè)計(jì)和實(shí)現(xiàn),基于DSP的鋁電磁鑄造磁場控制器的設(shè)計(jì)和實(shí)現(xiàn)
    顏毅斌 歐陽昌華 廖力清 王進(jìn)
    (中南大學(xué),信息科學(xué)與工程學(xué)院)


    摘要:闡明電磁半連續(xù)鑄造對鋁合金生產(chǎn)的重要性,介紹了基于此特殊復(fù)合電磁場的性能要求研制的控制系統(tǒng)。系統(tǒng)以雙核(DSP為控制核心,單片機(jī)作為專用人機(jī)接口控制核心)加CPLD的總體架構(gòu),使用新的高頻雙窄脈沖列的晶閘管觸發(fā)方式。分析了系統(tǒng)的主要硬件結(jié)構(gòu)、μC/OS-II軟件編寫,并給出了部分功能實(shí)現(xiàn)的波
  • 關(guān)鍵字: 控制器  設(shè)計(jì)  實(shí)現(xiàn)  磁場  鑄造  DSP  電磁  基于  

讓“您”居于FPGA的用戶專用設(shè)計(jì)環(huán)境中

  • 作為一個(gè)負(fù)責(zé)FPGA企業(yè)市場營銷團(tuán)隊(duì)工作的人,我不得不說,由于在工藝技術(shù)方面的顯著成就以及硅芯片設(shè)計(jì)領(lǐng)域的...
  • 關(guān)鍵字: FPGA  ChipDesign  ISE  

基于DSP與FPGA的運(yùn)動(dòng)控制器設(shè)計(jì)

  • 設(shè)計(jì)了一種基于DSP和FPGA的四軸伺服電機(jī)運(yùn)動(dòng)控制器,該控制器選用DSP與FPGA作為核心部件。針對運(yùn)動(dòng)控制中的一些具體問題,如高速、高精度、實(shí)時(shí)控制等,規(guī)劃了DSP的功能擴(kuò)展,在FPGA上設(shè)計(jì)了功能相互獨(dú)立的四軸運(yùn)動(dòng)控制電路。該電路接收和處理4路編碼器反饋信號(hào);可以處理原點(diǎn)、正負(fù)方向、到位以及急停等數(shù)字量輸入信號(hào);提供16路數(shù)字輸入輸出信號(hào)作為系統(tǒng)一般功能擴(kuò)充使用;具有較高的集成度和靈活性。
  • 關(guān)鍵字: 控制器  設(shè)計(jì)  運(yùn)動(dòng)  FPGA  DSP  基于  CAN  

DSP與PCI網(wǎng)卡接口設(shè)計(jì)

  • DSP與PCI網(wǎng)卡接口設(shè)計(jì),介紹了Realtek公司生產(chǎn)的具有PCI接口的以太網(wǎng)控制芯片RTL8139的內(nèi)部結(jié)構(gòu)和主要寄存器,提出了利用PCI網(wǎng)橋?qū)崿F(xiàn)DSP與RTL8139接口的解決方案,并給出了相應(yīng)的硬件和軟件設(shè)計(jì)。
  • 關(guān)鍵字: 設(shè)計(jì)  接口  網(wǎng)卡  PCI  DSP  收發(fā)器  

Altera開始提供Cyclone III LS FPGA開發(fā)套件

  •   Altera公司今天宣布,開始提供Cyclone® III LS FPGA開發(fā)套件。利用該套件提供的硬件和軟件解決方案,用戶可以進(jìn)行Altera Cyclone III LS FPGA原型開發(fā),測試設(shè)計(jì)。這是功耗最低的FPGA,200K邏輯單元(LE)的靜態(tài)功耗不到0.25W。在安全問題非常重要的很多工業(yè)應(yīng)用中,用戶可以使用Cyclone III LS FPGA的冗余和信息安全功能。   Cyclone III LS FPGA開發(fā)套件利用了器件精選的安全功能。套件中的防篡改設(shè)計(jì)實(shí)例利用外
  • 關(guān)鍵字: Altera  Cyclone  FPGA  開發(fā)套件  

賽靈思與ARM公司共同宣布合作開發(fā)計(jì)劃

  •   全球可編程邏輯解決方案領(lǐng)導(dǎo)廠商賽靈思公司與ARM公司宣布正式開展合作,在賽靈思FPGA中應(yīng)用ARM處理器與互聯(lián)技術(shù)。賽靈思公司目前已經(jīng)開始采用ARM Cortex處理器IP,利用性能優(yōu)化的ARM數(shù)字單元庫(cell library)和嵌入式存儲(chǔ)器,為未來的可編程平臺(tái)提供支持。此外,兩家公司還共同對下一代ARM® AMBA®互聯(lián)技術(shù)進(jìn)行定義,以增強(qiáng)并優(yōu)化FPGA架構(gòu)。   兩大公司的合作, 意味著賽靈思致力于采用全線ARM技術(shù),并充分利用ARM處理器的巨大優(yōu)勢為客戶和生態(tài)系統(tǒng)開發(fā)人員提
  • 關(guān)鍵字: Xilinx  FPGA  Cortex  IP  

2009年10月20日,Altera Cyclone III LS FPGA開發(fā)套件確保設(shè)計(jì)安全

  •   Altera公司 (NASDAQ:ALTR)今天宣布,開始提供 Cyclone® III LS FPGA開發(fā)套件 。利用該套件提供的硬件和軟件解決方案,用戶可以進(jìn)行Altera Cyclone III LS FPGA 原型開發(fā),測試設(shè)計(jì)。這是功耗最低的FPGA,200K邏輯單元(LE)的靜態(tài)功耗不到0.25W。在安全問題非常重要的很多 工業(yè) 應(yīng)用中,用戶可以使用Cyclone III LS FPGA的冗余和信息安全功能。   Cyclone III LS FPGA開發(fā)套件利用了器件精選的安全
  • 關(guān)鍵字: Altera  FPGA  Cyclone  

選擇合適的FPGA千兆位收發(fā)器至關(guān)重要

  • 選擇合適的千兆位收發(fā)器(GT)是通信和實(shí)時(shí)處理領(lǐng)域尤其需要重點(diǎn)考慮的設(shè)計(jì)事項(xiàng),但特定的市場領(lǐng)域可能會(huì)存在太多的標(biāo)準(zhǔn)、協(xié)議或使用模型。有時(shí)針對某一種應(yīng)用就會(huì)涉及到好幾種標(biāo)準(zhǔn),為了選擇最適合的千兆位收發(fā)器,必須對各種協(xié)議的最新發(fā)展情況了如指掌。
  • 關(guān)鍵字: FPGA  收發(fā)器    

H.264中二進(jìn)制化編碼器的FPGA實(shí)現(xiàn)

  • 1 引言
    隨著數(shù)字電視及視頻會(huì)議的發(fā)展以及應(yīng)用,H.264由于其更高的壓縮比、更好的圖像質(zhì)量和良好的網(wǎng)絡(luò)適應(yīng)性而備受關(guān)注。
    基于上下文的自適應(yīng)二進(jìn)制算術(shù)編碼(CABAC)則作為H.264編碼器系統(tǒng)的最后一環(huán),對
  • 關(guān)鍵字: FPGA  264  二進(jìn)制  編碼器    

基于DSP Builder的腦電信號(hào)小波處理

  • 基于DSP Builder的腦電信號(hào)小波處理,1 引言
    腦電信號(hào)EEG(Electroencephalograph)是人體一種基本生理信號(hào),具有重要的臨床診斷和醫(yī)療價(jià)值。南于腦電信號(hào)自身具有非平穩(wěn)性隨機(jī)的特點(diǎn),因此,對其實(shí)時(shí)濾波具有相當(dāng)難度。自從Berger 1929年發(fā)現(xiàn)腦電信號(hào)
  • 關(guān)鍵字: 小波  處理  電信號(hào)  Builder  DSP  基于  DSP  

基于DSP的混沌信號(hào)源的設(shè)計(jì)與實(shí)現(xiàn)

  • 基于DSP的混沌信號(hào)源的設(shè)計(jì)與實(shí)現(xiàn),1 引言
    Chua’s電路、Chen系統(tǒng)、Lu系統(tǒng)Liu系統(tǒng)的提出,極大豐富了混沌動(dòng)力學(xué)的研究,尤其在電類學(xué)科群,如保密通訊、功率電子學(xué)、雷達(dá)與通信對抗等應(yīng)用領(lǐng)域。對于混沌保密心臟的混沌信號(hào)源,人們也一直在探索產(chǎn)
  • 關(guān)鍵字: 設(shè)計(jì)  實(shí)現(xiàn)  信號(hào)源  混沌  DSP  基于  DSP  

基于DSP的JPEG視頻壓縮系統(tǒng)的實(shí)現(xiàn)

  • 1 引言
    隨著網(wǎng)絡(luò)和多媒體技術(shù)的發(fā)展,視覺通信的重要性和需求急劇增加,如桌面視頻會(huì)議、移動(dòng)終端、基于因特網(wǎng)的視頻通信等。這些視覺信息內(nèi)涵豐富,但數(shù)據(jù)量大,必須壓縮數(shù)據(jù)。但采用多種方法壓縮圖像數(shù)據(jù),其
  • 關(guān)鍵字: JPEG  DSP  視頻壓縮  系統(tǒng)    

基于FPGA的微型數(shù)字存儲(chǔ)系統(tǒng)設(shè)計(jì)方案

共9913條 491/661 |‹ « 489 490 491 492 493 494 495 496 497 498 » ›|

dsp+fpga介紹

您好,目前還沒有人創(chuàng)建詞條dsp+fpga!
歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473