首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> dsp+fpga

dsp+fpga 文章 最新資訊

基于0.13微米CMOS工藝下平臺式FPGA中可重構(gòu)RAM模塊的一種設(shè)計方法

  • 基于0.13微米CMOS工藝下平臺式FPGA中可重構(gòu)RAM模塊的一種設(shè)計方法,1. 引言

    對于需要大的片上存儲器的各種不同的應(yīng)用,F(xiàn)PGA 需要提供可重構(gòu)且可串聯(lián)的存儲器陣列。通過不同的配置選擇,嵌入式存儲器陣列可以被合并從而達(dá)到位寬或字深的擴(kuò)展并且可以作為單端口,雙端口
  • 關(guān)鍵字: RAM  重構(gòu)  模塊  設(shè)計  方法  FPGA  平臺  0.13  微米  CMOS  工藝  

基于FPGA的防盜定位追蹤系統(tǒng)

  • 1 系統(tǒng)方案  GSM(Global System for Mobile Communications)為全球移動通訊系統(tǒng),是一種起源于歐洲的移動通信技術(shù)標(biāo)準(zhǔn),其開發(fā)目的是讓全球各地可以共同使用一個移動電話網(wǎng)絡(luò)標(biāo)準(zhǔn),讓用戶使用一部手機(jī)就能行遍全球
  • 關(guān)鍵字: FPGA  防盜  定位追蹤  系統(tǒng)    

基于FPGA的提取位同步時鐘DPLL設(shè)計

  • 在數(shù)字通信系統(tǒng)中,同步技術(shù)是非常重要的,而位同步是最基本的同步。位同步時鐘信號不僅用于監(jiān)測輸入碼元信號,確保收發(fā)同步,而且在獲取幀同步及對接收的數(shù)字碼元進(jìn)行各種處理的過程中也為系統(tǒng)提供了一個基準(zhǔn)
  • 關(guān)鍵字: FPGA  DPLL  位同步時鐘    

以Linux為系統(tǒng)基于DSP的視頻檢測方案

  • 以Linux為系統(tǒng)基于DSP的視頻檢測方案, 視頻檢測技術(shù)已廣泛應(yīng)用于工業(yè)控制、智能交通、設(shè)備制造等很多領(lǐng)域。傳統(tǒng)的視頻檢測往往采用工控機(jī)作為其視頻處理器來實(shí)現(xiàn)其功能。這種方法往往由于工控機(jī) 處理速度的問題,無法實(shí)現(xiàn)對各個不同方向同時進(jìn)行視頻
  • 關(guān)鍵字: 檢測  方案  視頻  DSP  系統(tǒng)  基于  Linux  

TKScope DK9嵌入式智能仿真開發(fā)平臺 獨(dú)創(chuàng)的技術(shù)引領(lǐng)DSP與 ARM開發(fā)工具的新模式

  • TKScope DK9嵌入式智能仿真開發(fā)平臺 獨(dú)創(chuàng)的技術(shù)引領(lǐng)DSP與 ARM開發(fā)工具的新模式, TKScope DK9是廣州致遠(yuǎn)電子有限公司2009年隆重推出的一款高性能綜合仿真開發(fā)平臺,支持DSP和ARM內(nèi)核的仿真調(diào)試,同時內(nèi)嵌32路專業(yè)邏輯分析儀。
    TKScopeDK9仿真器支持雙JTAG端口,能夠同時完成TI DSP與不
  • 關(guān)鍵字: DSP  引領(lǐng)  ARM  開發(fā)工具  模式  技術(shù)  獨(dú)創(chuàng)  嵌入式  DK9  智能  

FPGA中SPI復(fù)用配置的編程方法

  • FPGA中SPI復(fù)用配置的編程方法, SPI(Serial Peripheral Interface,串行外圍設(shè)備接口)是一種高速、全雙工、同步的通信總線,在芯片的引腳上只占用4根線,不僅節(jié)約了芯片的引腳,同時在PCB的布局上還節(jié)省空間。正是出于這種簡單、易用的特性,
  • 關(guān)鍵字: 編程  方法  配置  復(fù)用  SPI  FPGA  

FPGA的時鐘頻率同步設(shè)計

  • FPGA的時鐘頻率同步設(shè)計,引 言
    網(wǎng)絡(luò)化運(yùn)動控制是未來運(yùn)動控制的發(fā)展趨勢,隨著高速加工技術(shù)的發(fā)展,對網(wǎng)絡(luò)節(jié)點(diǎn)間的時間同步精度提出了更高的要求。如造紙機(jī)械,運(yùn)行速度為1 500~1 800m/min,同步運(yùn)行的電機(jī)之間1μs的時間同步誤差將
  • 關(guān)鍵字: 設(shè)計  同步  頻率  時鐘  FPGA  

DSP與CPLD的 輸電線路局部氣象監(jiān)測裝置設(shè)計

  • DSP與CPLD的 輸電線路局部氣象監(jiān)測裝置設(shè)計,1 概 述
    輸電線路的狀態(tài)直接決定著整個電網(wǎng)的安全穩(wěn)定運(yùn)行,輸電線路微氣象參數(shù)的實(shí)時監(jiān)測能夠?yàn)殡娋W(wǎng)正常調(diào)度、以及自然災(zāi)害預(yù)測和控制提供必要的現(xiàn)場信息。輸電線路是電力系統(tǒng)的關(guān)鍵元件之一。為了安全、穩(wěn)定
  • 關(guān)鍵字: 監(jiān)測  裝置  設(shè)計  氣象  局部  CPLD  輸電  線路  DSP  

FPGA單芯片四核二乘二取二的安全系統(tǒng)

  • FPGA單芯片四核二乘二取二的安全系統(tǒng),引 言
    二乘二取二系統(tǒng)的兩套計算機(jī)系統(tǒng)各有兩個CPU,并且所有結(jié)構(gòu)和配件完全相同。兩套系統(tǒng)之間采取雙機(jī)熱備份,大幅提高了系統(tǒng)可靠性,在一些領(lǐng)域得到了廣泛應(yīng)用?;诙硕《蒎e結(jié)構(gòu)的計算機(jī)聯(lián)鎖系統(tǒng)在國
  • 關(guān)鍵字: 系統(tǒng)  安全  單芯片  FPGA  

多通道模/數(shù)轉(zhuǎn)換器AD7890與DSP的接口設(shè)計

  • 多通道模/數(shù)轉(zhuǎn)換器AD7890與DSP的接口設(shè)計, 隨著工業(yè)技術(shù)進(jìn)步,對數(shù)字控制伺服系統(tǒng)中執(zhí)行效率和集成化程度的要求越來越高。比如用單處理器控制多個伺服系統(tǒng)時,對多通道A/D轉(zhuǎn)換的效率要求較高。以往較多地使用多路模擬開關(guān)與單通道A/D轉(zhuǎn)換器來實(shí)現(xiàn),效
  • 關(guān)鍵字: 接口  設(shè)計  DSP  AD7890  轉(zhuǎn)換器  通道  

DSP嵌入式說話人識別系統(tǒng)的設(shè)計與實(shí)現(xiàn)

  • DSP嵌入式說話人識別系統(tǒng)的設(shè)計與實(shí)現(xiàn),0 引 言
    說話人身份識別屬于生物認(rèn)證技術(shù)的一種,是一項(xiàng)根據(jù)語音中反映說話人生理和行為特征的語音參數(shù)來自動識別說話人身份的技術(shù)。近年來,說話人身份識別以其獨(dú)特的方便性、經(jīng)濟(jì)性和準(zhǔn)確性等優(yōu)勢受到矚目,
  • 關(guān)鍵字: 設(shè)計  實(shí)現(xiàn)  系統(tǒng)  識別  嵌入式  說話  DSP  

基于SPI方式DSP外部E2PROM接口設(shè)計

  • 基于SPI方式DSP外部E2PROM接口設(shè)計,0 引 言
    近年來,隨著DSP技術(shù)的普及、高性能DSP芯片的出現(xiàn),DSP已越來越多地被廣大的工程師所接受,并越來越廣泛地被應(yīng)用于各個領(lǐng)域,例如:語音處理、圖像處理、模式識別及工業(yè)控制等,并且已日益顯示出其巨大
  • 關(guān)鍵字: E2PROM  接口  設(shè)計  外部  DSP  SPI  方式  基于  

通過USB接口實(shí)現(xiàn)FPGA的SelectMap配置

  • 1.引言
    FPGA器件結(jié)合了 ASIC的高性能和微處理器的靈活,不僅擁有豐富的邏輯資源,而且可以進(jìn)行方便靈活的配置。主動配置方式盡管配置速度快、實(shí)現(xiàn)簡單,但并未發(fā)揮 FPGA配置靈活的特點(diǎn),適合于 FPGA用作單一應(yīng)用的場
  • 關(guān)鍵字: SelectMap  FPGA  USB  接口    

基于雙DSP的實(shí)時圖像處理系統(tǒng)

  • 基于雙DSP的實(shí)時圖像處理系統(tǒng),實(shí)時圖像處理技術(shù)在目標(biāo)跟蹤、機(jī)器人導(dǎo)航、輔助駕駛、智能交通監(jiān)控中都得到越來越多的應(yīng)用。由于圖像處理的數(shù)據(jù)量大,數(shù)據(jù)處理相關(guān)性高,實(shí)時的應(yīng)用環(huán)境決定嚴(yán)格的幀、場時間限制,因此實(shí)時圖像處理系統(tǒng)必須具有強(qiáng)大的運(yùn)
  • 關(guān)鍵字: 處理  理系  圖像  實(shí)時  DSP  
共9913條 478/661 |‹ « 476 477 478 479 480 481 482 483 484 485 » ›|

dsp+fpga介紹

您好,目前還沒有人創(chuàng)建詞條dsp+fpga!
歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473