首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> dsp+fpga

dsp+fpga 文章 最新資訊

DSP與單片機的一種高速通信實現(xiàn)方案

  •   摘 要:介紹了一種利用雙口RAM實現(xiàn)DSP與單片機高速數(shù)據(jù)通信的方法,給出了它們之間的接口電路以及軟件實現(xiàn)方案。   關(guān)鍵詞:DSP;雙口RAM;接口電路;數(shù)據(jù)通信   1 引言   數(shù)字信號處理器(DSP)是一種適合于實現(xiàn)各種數(shù)字信號處理運算的微處理器,具有下列主要結(jié)構(gòu)特點:(1)采用改進型哈佛(Harvard)結(jié)構(gòu),具有獨立的程序總線和數(shù)據(jù)總線,可同時訪問指令和數(shù)據(jù)空間,允許實際在程序存儲器和數(shù)據(jù)存儲器之間進行傳輸;(2)支持流水線處理,處理器對每條指令的操作分為取指、譯碼、執(zhí)行等
  • 關(guān)鍵字: DSP  雙口RAM  接口電路  數(shù)據(jù)通信  MCU和嵌入式微處理器  

2007年,賽靈思亞太區(qū)總部獲環(huán)境影響和績效獎

  •   2007年,賽靈思 亞太區(qū)總部獲環(huán)境影響和績效獎。
  • 關(guān)鍵字: 賽靈思  FPGA  

數(shù)字化應用中的多核DSP

  •    DSP是對數(shù)字信號進行高速實時處理的專用處理器。在當今的數(shù)字化的背景下,DSP以其高性能和軟件可編程等特點,已經(jīng)成為電子工業(yè)領(lǐng)域增長最迅速的產(chǎn)品之一,人們對其性能、功耗和成本也提出了越來越高的要求,迫使DSP廠商開始在單一矽片上集成更多的處理器內(nèi)核。本文分析了多核DSP必須面臨的挑戰(zhàn),介紹了一些常見的多核DSP產(chǎn)品。   數(shù)字信號處理器(DSP)是對數(shù)字信號進行高速實時處理的專用處理器。在當今的數(shù)字化的背景下,DSP以其高性能和軟件可編程等特點,已經(jīng)成為電子工業(yè)領(lǐng)域增長最迅速的產(chǎn)品之一。據(jù)
  • 關(guān)鍵字: 多核  DSP  嵌入式系統(tǒng)  

淺析SoC時代的多核DSP產(chǎn)品

  •   數(shù)字信號處理器(DSP)是對數(shù)字信號進行高速實時處理的專用處理器。在當今的數(shù)字化的背景下,DSP已經(jīng)成為電子工業(yè)領(lǐng)域增長最迅速的產(chǎn)品之一。據(jù)世界半導體貿(mào)易統(tǒng)計組織(WSTS)發(fā)布的統(tǒng)計和預測報告顯示,1996~2005年,全球DSP市場將一直保持穩(wěn)步增長,2005年的增長率將達34%。因此,全球DSP市場的前景非常廣闊,DSP已成為數(shù)字通信、智能控制、消費類電子產(chǎn)品等領(lǐng)域的基礎(chǔ)器件。隨著應用領(lǐng)域的擴大,人們對DSP應用系統(tǒng)的性能、功耗和成本提出了越來越高的要求,并嘗試著在單一硅片上集成更多的
  • 關(guān)鍵字: SoC  多核  DSP  嵌入式系統(tǒng)  

基于FPGA和EPP的圖像傳感器高速數(shù)據(jù)采集系統(tǒng)

  • 引言           USB、串口、并口是PC機和外設進行通訊的常用接口,但對于數(shù)據(jù)量大的圖像來說,若利用串行RS-232協(xié)議進行數(shù)據(jù)采集,速度不能達到圖像數(shù)據(jù)采集所需的要求;而用USB進行數(shù)據(jù)采集,雖能滿足所需速度,但要求外設必須支持USB協(xié)議,而USB協(xié)議與常用工程軟件的接口還不普及,給使用帶來困難。有些用戶為了利用標準并行口(SPP)進行數(shù)據(jù)采集,但SPP協(xié)議的150kb/s傳輸率對于圖像數(shù)據(jù)采集,同樣顯得
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  圖像傳感器  FPGA  EPP  

DSP系統(tǒng)的建模和配置

  • 嵌入式軟件開發(fā)需要對目標架構(gòu)及其使用有廣泛透徹的認識和了解。把嵌入式系統(tǒng)從概念轉(zhuǎn)化為能夠有效地在硬件環(huán)境中部署的高效解決方案,需要一系列步驟。整個過程包括:分析、架構(gòu)搭建、評估、硬件支持、設計、編碼、調(diào)試、集成、驗證和確認。在這個過程中,如果硬件資源沒有得到有效利用,或是軟件沒有針對硬件資源進行優(yōu)化,都可能對性能造成嚴重影響。   CEVA-X系列DSP內(nèi)核中采用的創(chuàng)新架構(gòu)需要完全新穎的方案,以充分利用可能的設計變量來控制總體性能。CEVA-X1620是CEVA-X內(nèi)核系列的第一款產(chǎn)品,采用非常先進的并行
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  DSP  建模  配置  MCU和嵌入式微處理器  

基于U盤和單片機的FPGA配置

  • 引 言        FPGA廣泛應用在電子通信領(lǐng)域,其安全性引起了注意,本文針對安全配置提出了解決方案。   現(xiàn)場可編程門陣列FPGA(Field Programmablc Gate Array)是基于門陣列方式為用戶提供可編程資源的,其內(nèi)部邏輯結(jié)構(gòu)的形成是由配置數(shù)據(jù)決定的。采用在線可重配置方式ICR(In-Circuit Reconfigurability)將這些配置數(shù)據(jù)配置到FPGA內(nèi)部SRAM中,但由于SRAM的易
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  U盤  FPGA  MCU和嵌入式微處理器  

醫(yī)療半導體市場快速增長便攜式成熱門

  • 英特爾公司前CEO貝瑞特曾經(jīng)預言,醫(yī)療產(chǎn)品將帶動全球半導體產(chǎn)業(yè)快速增長。飛利浦公司也通過出售半導體業(yè)務將精力集中在醫(yī)療和消費電子業(yè)務上,可以預見,醫(yī)療半導體市場將成為半導體產(chǎn)業(yè)發(fā)展的一大熱點。那么,醫(yī)療電子和醫(yī)療半導體市場最近取得的令人興奮的進展有哪些?主流半導體公司如何預測醫(yī)療電子和醫(yī)療半導體市場的規(guī)模?DSP、無線技術(shù)、高精度模擬器件(HPA)、FPGA等產(chǎn)品在醫(yī)療電子市場的應用前景如何?便攜式醫(yī)療設備產(chǎn)品對半導體產(chǎn)品主要提出哪些要求?主流半導體供應商對醫(yī)療半導體市場有哪些規(guī)劃?全球著名的半導體廠商就
  • 關(guān)鍵字: 模擬技術(shù)  電源技術(shù)  DSP  FPGA  醫(yī)療半導體  MCU和嵌入式微處理器  

DSP/BIOS在電能質(zhì)量監(jiān)測終端中的應用

  • 電能質(zhì)量監(jiān)測終端系統(tǒng)采用DSP/BIOS作為系統(tǒng)的實時內(nèi)核,以任務線程的形式安排各個子功能模塊,并為之分配系統(tǒng)資源,最終完成對電網(wǎng)電能質(zhì)量的實時監(jiān)測。本文在以DSP/BIOS作為系統(tǒng)核心的基礎(chǔ)上,對系統(tǒng)的實現(xiàn)方法進行了詳細的分析和設計。
  • 關(guān)鍵字: 終端  應用  監(jiān)測  質(zhì)量  BIOS  電能  DSP  

單片機的FLASH引導裝載系統(tǒng)設計

  • 前言DSP系統(tǒng)的引導裝載是指在系統(tǒng)加電時,由DSP將一段存儲在外部非易失性存儲器中的代碼移植到內(nèi)部高速存儲器單元并執(zhí)行的過程。這種方式即可利用外部存儲單元擴展DSP本身有限的ROM資源,又能充分發(fā)揮DSP內(nèi)部資源的高速效能。因此,引導裝載系統(tǒng)的性能直接關(guān)系到整個DSP系統(tǒng)的可靠性和處理速度,是DSP系統(tǒng)設計中必不可少的重要環(huán)節(jié)。在裝載系統(tǒng)中,外部非易失性存儲器和DSP的性能尤為重要。FLASH是一種高密度、非易失性的電可擦寫存儲器,而且單位存儲比特的價格比傳統(tǒng)EPROM要低。為此,本文介紹了TMS320C
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  FLASH  裝載系統(tǒng)  DSP  單板計算機  

基于DSP的同步相量測量裝置的研究

  • 同步相量測量裝置(PMU)是廣域測量系統(tǒng)(WAMS)中關(guān)鍵設備之一。本文設計基于DSP(TMS320LF2407A)雙CPU結(jié)構(gòu)的PMU,詳述其硬件構(gòu)成,并對其中的數(shù)據(jù)采集、GPS授時、數(shù)據(jù)通信部分作進一步闡述。
  • 關(guān)鍵字: 裝置  研究  測量  相量  DSP  同步  基于  

一種基于Java的可編程嵌入式系統(tǒng)設計

  • 1. 概述           傳統(tǒng)的嵌入式系統(tǒng)設計的主要目標是找到一種優(yōu)化的體系結(jié)構(gòu)來完成單一的,特定的功能。對這樣的系統(tǒng)來說,ASIC和核心處理器是作為特別的構(gòu)件模塊加以考慮的:設計者根據(jù)應用的要求選擇適當?shù)腁SIC,根據(jù)給定的性能要求比如處理器主頻,系統(tǒng)穩(wěn)定性,以及對功耗的要求等選用適當?shù)奶幚砥鲀?nèi)核。          
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  Java  FPGA  開發(fā)工具  

一種用AD7858提高DSP采樣精度的新方法

  • 引言  TI公司生產(chǎn)的TMS320x系列DSP是專為實時信號處理而設計的。該系列DSP控制器將實時處理能力和控制器外設功能集于一身,可為控制系統(tǒng)的應用提供一個理想的解決方案。筆者在設計一款新型金屬探測器時,采用TMS320LF2407xA芯片來對AD采樣數(shù)據(jù)進行分析,從而成功地實現(xiàn)了對電機運轉(zhuǎn)的控制。 DSP芯片TMS320LF2407XA內(nèi)部具有10位A/D轉(zhuǎn)換器。但是,由于它僅含有10位A/D轉(zhuǎn)換器,若除去第一位符號位,也就是真正有用的只有九位,達不到本項目的檢測精度要求。為此,本文介紹一種
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  AD7858  DSP  TMS320x  測試工具  

Tensilica和Tallika共同發(fā)布安全SoC FPGA平臺

  • Tensilica公司和Tallika公司日前共同發(fā)布基于Tensilica公司Xtensa處理器IP核的可配置安全SoC FPGA/ASIC平臺。該完全經(jīng)過驗證和硅驗證的硬件/軟件平臺對于任意一個需要完整RSA實現(xiàn)方案(包括加密、解密、密鑰對生成加速)和/或集成了硬件安全功能的SoC設計團隊而言皆是理想選擇。 Tallika安全解決方案包括一顆Tensilica帶有32位AHB/APB骨干總線的Xtensa處理器IP核以及Tallika公司基于鏈表結(jié)構(gòu)的DMA控制器,后者集成了其安全IP核模塊
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  Tensilica  Tallika  FPGA  MCU和嵌入式微處理器  

ACTEL FPGA挑戰(zhàn)0.1毫瓦

  • 為了應對當今便攜式設計人員面臨的挑戰(zhàn),Actel超低功耗 IGLOO現(xiàn)場可編程門陣列(FPGA) 結(jié)合ARM Cortex-M1處理器技術(shù),使靜態(tài)功耗只有0.1mW,可應用于電子書/PDA、安全U盤(指紋符合才能打開U盤)、存儲解決方案、醫(yī)療、工業(yè)等領(lǐng)域。 Actel 產(chǎn)品市場拓展副總裁Rich Brossart在北京的發(fā)布會上說:“相比于競爭對手的產(chǎn)品功耗,我們的靜態(tài)功耗要低300倍以上。例如某個反熔絲競爭對手,該廠家業(yè)務轉(zhuǎn)向用戶定制的CSSP;低功耗C
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  ACTEL  FPGA  MCU和嵌入式微處理器  
共9912條 597/661 |‹ « 595 596 597 598 599 600 601 602 603 604 » ›|

dsp+fpga介紹

您好,目前還沒有人創(chuàng)建詞條dsp+fpga!
歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。    創(chuàng)建詞條

熱門主題

DSP+FPGA    樹莓派    linux   
關(guān)于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473