首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> dsp+fpga

dsp+fpga 文章 最新資訊

基于FPGA/MCU的光電式滾轉(zhuǎn)角測量儀

  • 設(shè)計基于FPGA/MCU的光電式滾轉(zhuǎn)角測量儀,以光敏三極管作為敏感器件,采用FPGA/MCU進行信息協(xié)同處理,最后通過LED顯示滾轉(zhuǎn)角測量結(jié)果,并通過異步串口將數(shù)據(jù)送至上位機中。
  • 關(guān)鍵字: FPGA  MCU  光電  滾轉(zhuǎn)角測量  

基于FPGA的DDR SDRAM控制器在高速數(shù)據(jù)采集系統(tǒng)中的應(yīng)用

  • 實現(xiàn)數(shù)據(jù)的高速大容量存儲是數(shù)據(jù)采集系統(tǒng)中的一項關(guān)鍵技術(shù)。本設(shè)計采用Altera公司Cyclone系列的FPGA完成了對DDR SDRAM的控制,以狀態(tài)機來描述對DDR SDRAM的各種時序操作,設(shè)計了DDR SDRAM的數(shù)據(jù)與命令接口。用控制核來簡化對DDR SDRAM的操作,并采用自頂至下模塊化的設(shè)計方法,將控制核嵌入到整個數(shù)據(jù)采集系統(tǒng)的控制模塊中,完成了數(shù)據(jù)的高速采集、存儲及上傳。使用開發(fā)軟件Quartus II中內(nèi)嵌的邏輯分析儀SignalTap II對控制器的工作流程進行了驗證和調(diào)試。最終采集到的
  • 關(guān)鍵字: FPGA  DDR SDRAM  數(shù)據(jù)采集  

基于FPGA的并行DSP芯片實時圖像編碼平臺

  • 本文提出了一種采用鏈路口互聯(lián)技術(shù)的改進共享存儲并行DSP系統(tǒng),以及基于FPGA的多DSP實時圖像編碼平臺的結(jié)構(gòu)。實踐證明該系統(tǒng)具有較好的高分辨率視頻實時編解碼功能。
  • 關(guān)鍵字: 并行DSP  FPGA  圖像編碼  

裝備無線自動跟蹤攝像頭的警用車輛支持系統(tǒng)

  •   設(shè)計介紹   本項目有三個主要目標:首先,提高警用車輛上收集和解釋數(shù)據(jù)的能力。其次,在警察大隊與指揮中心之間實現(xiàn)實時的圖像傳送和信息共享。第三,通過使用 SoPC 的協(xié)調(diào)設(shè)計來考慮高性能和經(jīng)濟效率。   現(xiàn)有的警察大隊跟蹤系統(tǒng)的攝像頭是固定在車輛上,因此會出現(xiàn)在屏幕上丟失嫌疑車輛的問題。本項目提供了一種自動跟蹤解決方案,可以將嫌疑車輛始終鎖定在屏幕上。為了實現(xiàn)這一目標,我們實施了可以減輕光效應(yīng)的自動化臨界值計算方法。   我們制造了使用步進馬達的云臺攝像頭(Pan-Tilt Camera),這種
  • 關(guān)鍵字: FPGA  攝像頭  語音警報  uClinux   C2H   OBD-II   

提高FPGA設(shè)計生產(chǎn)力的工具、技巧和方法

  •   影響FPGA設(shè)計周期生產(chǎn)力的最大因素是什么?許多設(shè)計人員的答案是,時序收斂是影響產(chǎn)品設(shè)計走向市場的關(guān)鍵。高效實現(xiàn)時序收斂,獲得可信的結(jié)果是每一位設(shè)計師的夢想。然而,這僅僅是問題的一部分。   要在整個設(shè)計周期中真正做到高效率,設(shè)計師需要依賴整個設(shè)計環(huán)境以及其中的多種工具來管理流程復(fù)雜性,并為FPGA設(shè)計的獨特風格和方法提供真實的解決方案。一個完整有效的設(shè)計環(huán)境提供了問題的焦點和透明性,最好是提供一個無縫的解決方案。   要提供最大的生產(chǎn)力,一個完整的FPGA設(shè)計環(huán)境應(yīng)當包括如下一些主要特性:
  • 關(guān)鍵字: FPGA  

FPGA在汽車核心電子系統(tǒng)中的機遇

  •   當今汽車應(yīng)用中的電子應(yīng)用越來越多,可說是無處不在;最明顯的是儀表板式和車載信息通信系統(tǒng)或信息娛樂系統(tǒng),以及諸如GPS導(dǎo)航和面向后排乘客配備的DVD電影設(shè)備等。而且,由于技術(shù)的進步、強制性的排放限制和安全標準,加上駕駛者對安全性和方便性的要求提高,使得電子設(shè)備在汽車核心系統(tǒng)中的比例正持續(xù)增加,而半導(dǎo)體器件在汽車中的應(yīng)用數(shù)量也一樣在增加。   隨著當今的汽車核心系統(tǒng)越來越復(fù)雜,因此將會繼續(xù)走向電子領(lǐng)域。這些系統(tǒng)包括引擎控制模塊、動力傳動系統(tǒng)、變速系統(tǒng)、診斷和監(jiān)視系統(tǒng)、車體控制(如電動座椅、電動車窗,電控
  • 關(guān)鍵字: FPGA  電子系統(tǒng)  

基于FPGA的基音檢測算法的設(shè)計與實現(xiàn)

  • 將FPGA應(yīng)用在數(shù)字信號處理的主流技術(shù)DSP中是Altera推廣的重要應(yīng)用之一,本文依據(jù)Altera提出的基于FPGA的DSP解決方案,按照面向系統(tǒng)級和算法級的硬件設(shè)計思路
  • 關(guān)鍵字: FPGA  基音檢測  算法    

基于PCI和DSP的某型導(dǎo)彈景象匹配制導(dǎo)系統(tǒng)

  • 本文以某型導(dǎo)彈景象匹配制導(dǎo)系統(tǒng)實時DSP圖像采集為例,論述了基于PCI總線和DSP的嵌入式圖像采集系統(tǒng)的優(yōu)點,并詳細闡明了系統(tǒng)的硬件結(jié)構(gòu)和基于VxWorks操作平臺的軟件實現(xiàn),實現(xiàn)了圖像的實時采集、傳輸和處理。
  • 關(guān)鍵字: 匹配  制導(dǎo)  系統(tǒng)  景象  導(dǎo)彈  PCI  DSP  基于  

基于DSP的發(fā)電機原動系統(tǒng)仿真器設(shè)計與開發(fā)

  • 介紹了以DSP單片機為控制核心的同步發(fā)電機原動系統(tǒng)仿真器的原理、硬件構(gòu)成和軟件設(shè)計,并給出了現(xiàn)場靜態(tài)和動態(tài)測試結(jié)果。
  • 關(guān)鍵字: 設(shè)計  開發(fā)  仿真器  系統(tǒng)  DSP  發(fā)電機  基于  

基于DSP控制的能量再生回饋電網(wǎng)研究

  • 利用電力電子技術(shù)中的整流、逆變,以及與能量回饋相關(guān)的信號反饋控制、數(shù)字信號處理(DSP)等控制技術(shù),通過跟蹤捕獲電網(wǎng)電源信號,將伺服電機在運行過程中快速制動和頻繁正反轉(zhuǎn)時所產(chǎn)生的再生能量以SPWM波的形式,轉(zhuǎn)變?yōu)榕c電網(wǎng)電源信號同步的電能信號。
  • 關(guān)鍵字: 回饋  電網(wǎng)  研究  再生  能量  DSP  控制  基于  

基于FPGA的VXI總線寄存器基模塊接口電路設(shè)計(06-100)

  •   引言   VXI總線技術(shù)經(jīng)過十幾年的發(fā)展,以其開放的系統(tǒng)環(huán)境,模塊化的設(shè)計,緊湊的機械結(jié)構(gòu),良好的電磁兼容性及可靠性,小型便攜和靈活的通信能力等一系列優(yōu)點滿足了工業(yè)領(lǐng)域?qū)y試與測量的需求。如今,VXI總線作為新一代的測試與測量總線已經(jīng)毋庸置疑,而研制基于VXI總線的測試與測量儀器也成為當務(wù)之急,近幾年各種類型的VXI總線器件相繼推出,VXI總線器件主要分為:寄存器基模塊、消息基模塊、存儲器基模塊和擴展器器件四種。目前寄存器基器件在應(yīng)用中所占比例最大(約占70%),其實現(xiàn)方法在遵守VME協(xié)議規(guī)范的前提
  • 關(guān)鍵字: FPGA  VXI  

微處理器和JTAG總線橋接接口(06-100)

  •   數(shù)字邏輯設(shè)計人員在實現(xiàn)設(shè)計目標時有不少工具可用。為適應(yīng)所需的大量邏輯數(shù)和數(shù)據(jù)率,設(shè)計人員可選用FPGA。FPGA在相對小的空間內(nèi),以多引腳數(shù)封裝提供巨大數(shù)量的數(shù)字邏輯門。   在印刷電路板(PCB)放置多個多引腳FPGA和其他器件,確保所有互連的完整無損是比較困難的。在制造中用X射線技術(shù)可以檢驗大概的互連問題, 而需要更精確的方法來檢測制造、調(diào)試和復(fù)雜PCB更換的互連問題。   一種方法是JTAG(IEEE1149.1)技術(shù)。JTAG(聯(lián)合測試行動組)功能包括基本的輸入/輸出邊界掃描控制(由114
  • 關(guān)鍵字: FPGA  微處理器  JTAG  

基于DSP的數(shù)字語音壓縮系統(tǒng)

  • 本設(shè)計在現(xiàn)有的TMS320C6711系列DSP平臺上使用最少的硬件資源和軟件開銷,壓縮編碼解碼時間,實現(xiàn)了多通道語音實時壓縮解壓。
  • 關(guān)鍵字: 壓縮  系統(tǒng)  語音  數(shù)字  DSP  基于  
共9914條 571/661 |‹ « 569 570 571 572 573 574 575 576 577 578 » ›|

dsp+fpga介紹

您好,目前還沒有人創(chuàng)建詞條dsp+fpga!
歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。    創(chuàng)建詞條

熱門主題

DSP+FPGA    樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473