首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> dsp+fpga

dsp+fpga 文章 最新資訊

基于FPGA的數(shù)字視頻轉(zhuǎn)換接口的設(shè)計與實現(xiàn)

  •   引言   本文從實際應(yīng)用的角度出發(fā),采用FPGA作為主控芯片,設(shè)計了一款數(shù)字視頻接口轉(zhuǎn)換設(shè)備,該設(shè)備針對于MT9M111這款數(shù)字圖像傳感器產(chǎn)生的ITU-R BT.656格式數(shù)據(jù)進(jìn)行采集、色彩空間變換、分辨率轉(zhuǎn)換等操作,完成了從ITU-R BT.656格式數(shù)據(jù)到DVI格式數(shù)據(jù)的轉(zhuǎn)換,使得MT9M111數(shù)字圖像傳感器的BT656數(shù)據(jù)格式圖像能夠以1280×960(60Hz)和1280×1024(60Hz)兩種顯示格式在DVI-I接口的顯示器上顯示,并且還具有圖像靜止功能,在系統(tǒng)空
  • 關(guān)鍵字: FPGA  

USB2.0接口和DSP構(gòu)成的高速數(shù)據(jù)采集系統(tǒng)

  • 摘要:介紹一個基于USB2.0接口和DSP的高速數(shù)據(jù)采集處理系統(tǒng)的工作原理、設(shè)計及實現(xiàn)。該高速數(shù)據(jù)采集處理系統(tǒng)采用TI公司的TMS320C6000數(shù)字信號處理器和Cypress公司的USB2.0接口芯片,可以實現(xiàn)高速采集和實時處理,有著廣泛 的應(yīng)用前景。 關(guān)鍵詞:USB2.0 CY7C68013 DSP 高速數(shù)據(jù)采集 隨著數(shù)字信號處理理論和計算機(jī)的不斷發(fā)展,現(xiàn)代工業(yè)生產(chǎn)和科學(xué)技術(shù)研究都需要借助于數(shù)字處理方法。進(jìn)行數(shù)字處理的先決條件是將所研究的對象進(jìn)行數(shù)字化,因此數(shù)據(jù)采集與處理技術(shù)日益得到重視
  • 關(guān)鍵字: USB2.0   CY7C68013  DSP  高速數(shù)據(jù)采集  

利用SmartCompile和賽靈思的設(shè)計工具進(jìn)行設(shè)計保存

  •   在FPGA環(huán)境下,設(shè)計保存實施比較復(fù)雜,需要保存的事項包括:一項設(shè)計的HDL描述、一個模塊的綜合網(wǎng)表、約束文件內(nèi)的布局信息,以及在局部比特文件中的配置數(shù)據(jù)。賽靈思集成軟件環(huán)境(ISE) 9.1i 軟件以新的SmartCompile 技術(shù)為特色,其中包含兩種新的方法:SmartGuide和Partitions,這兩種方法可以保存像布局或布線這樣的設(shè)計執(zhí)行數(shù)據(jù),并且可以減少解決問題所花費的時間。   SmartGuide采用命名和拓樸匹配技術(shù)來識別一個FPGA設(shè)計中相對于以前的實現(xiàn)還沒有發(fā)生改變的各個部
  • 關(guān)鍵字: FPGA  

基于PM3388和FPGA的網(wǎng)絡(luò)接口設(shè)計

  •   本文根據(jù)十接口千兆以太網(wǎng)線路接口卡設(shè)計的功能需求和性能需求,按照數(shù)據(jù)處理流程劃分功能模塊,以PM3388作為鏈路層處理芯片和兩片高性能FPGA作為鏈路層處理芯片完成了系統(tǒng)設(shè)計,并給出了具體實現(xiàn)方案。對兩片F(xiàn)PGA控制功能的實現(xiàn)做了重點闡述,對實現(xiàn)難點做了深入的分析。   1 前言   隨著網(wǎng)絡(luò)規(guī)模的持續(xù)膨脹和新型網(wǎng)絡(luò)應(yīng)用需求的不斷增長,目前基于IPv4技術(shù)的因特網(wǎng)在可擴(kuò)展性、IP地址空間、安全、服務(wù)質(zhì)量控制、移動性、運營管理和盈利模式等諸多方面面臨著挑戰(zhàn),尤其是地址空間匱乏、可擴(kuò)展性差等缺陷嚴(yán)重制
  • 關(guān)鍵字: FPGA  

基于DSP的液晶顯示器接口設(shè)計及控制實現(xiàn)

  • 介紹TMS320LF2407型DSP的主要特點和LCM320240液晶顯示模塊的基本使用方法。在此基礎(chǔ)上討論了DSP與液晶顯示屏之間采用數(shù)字I/0口模擬時序的硬件接口設(shè)計方案,給出了基于C語言具體的實現(xiàn)方法
  • 關(guān)鍵字: 控制  實現(xiàn)  設(shè)計  接口  DSP  液晶顯示  基于  

利用FPGA協(xié)處理提升無線子系統(tǒng)的性能

  •   您可以顯著提高無線系統(tǒng)中信號處理功能的性能。怎樣提高呢?有效方法是利用FPGA結(jié)構(gòu)的靈活性和目前受益于并行處理的FPGA架構(gòu)中的嵌入式DSP模塊。   常見于無線應(yīng)用中這類處理包括有限沖激響應(yīng)(FIR)濾波、快速傅里葉變換(FFT)、數(shù)字上下變頻和前向誤差校正(FEC)。Xilinx? Virtex-4和Virtex-5架構(gòu)提供多達(dá)512個并行嵌入式DSP乘法器,這些乘法器的工作頻率高于500MHz,最高可提供256 GMAC的DSP性能。   將需要高速并行處理的工作卸載給FPGA,而將需要高速
  • 關(guān)鍵字: FPGA  

基于DSP的語音信號處理系統(tǒng)中的抗干擾技術(shù)

  • 首先介紹了干擾在基于DSP的語音處理系統(tǒng)中的危害,其次分析了形成干擾的原因,最后提出了相應(yīng)的抗干擾技術(shù),并且分別給出了硬件抗干擾技術(shù)和軟件抗干擾技術(shù)的設(shè)計方案。
  • 關(guān)鍵字: 理系  抗干擾  技術(shù)  處理  信號  DSP  語音  基于  

ARM的DSP增強(qiáng)型擴(kuò)展

  •          現(xiàn)在,很多新興的應(yīng)用領(lǐng)域涌現(xiàn)了許多新的算法標(biāo)準(zhǔn),這些算法對于處理器提出了更高的性能和控制要求。信號處理需要處理器提供高峰值性能,但這部分在整個算法中的比例有減少的趨勢。對于開發(fā)包含高性能算法的大規(guī)模應(yīng)用的設(shè)計團(tuán)隊來說,有很多種可供選擇的方案。市場競爭的壓力使得選擇一個對高性能有充分保障的處理器平臺來實現(xiàn)高性能的功能變得非常重要。但是選擇超出需求性能很多的處理器平臺對于系統(tǒng)成本和電源消耗也是有著很大影響的,這會
  • 關(guān)鍵字: ARM DSP 增強(qiáng)型 擴(kuò)展  

基于FPGA的高速DMUX設(shè)計

  • 介紹了基于Altera公司FPGA的高速DMUX(數(shù)據(jù)分路器)設(shè)計。通過與DMUX專用器件的比較,說明了這種實現(xiàn)方式的優(yōu)勢。
  • 關(guān)鍵字: FPGA  DMUX    

基于DSP的線陣CCD數(shù)據(jù)采集系統(tǒng)設(shè)計

  • 本文設(shè)計了一種基于DSP技術(shù)的線陣CCD數(shù)據(jù)采集系統(tǒng),以TMS320VC5502型DSP和TLVl572型A/D轉(zhuǎn)換器為例,分析了CCD輸出數(shù)據(jù)和A/D轉(zhuǎn)換數(shù)據(jù)的工作時序,詳細(xì)介紹對線陣CCD輸出視頻信號的數(shù)據(jù)采集過程,并通過MAX232器件把采集結(jié)果傳給PC機(jī)。
  • 關(guān)鍵字: 系統(tǒng)  設(shè)計  數(shù)據(jù)采集  CCD  DSP  基于  

DSP與模擬技術(shù)加速醫(yī)療電子發(fā)展

基于定點DSP的MP3音頻編碼算法研究及實現(xiàn)

  • 通過對心理聲學(xué)模型的簡化,并在子帶濾波器和量化編碼模塊采用快速算法,大大降低了運算量,在一片100MIPS的定點DSP上實現(xiàn)了實時壓縮。
  • 關(guān)鍵字: 算法  研究  實現(xiàn)  編碼  音頻  定點  DSP  MP3  基于  

單片機(jī)、DSP、PLD/EDA的介紹、比較和分析

  • 引言    信息技術(shù)正在快速發(fā)展,其應(yīng)用已經(jīng)深入到各個領(lǐng)域各個方面。如今越來越多的電子產(chǎn)品向著智能化、微型化、低功耗方向發(fā)展,其中有的產(chǎn)品還需要實時控制和信號處理。電子系統(tǒng)的復(fù)雜性在不斷增加,它迫切要求電子設(shè)計技術(shù)也有相應(yīng)的變革和飛躍。使用純SSI 數(shù)字電路設(shè)計系統(tǒng)工作量大, 靈活性低, 而且系統(tǒng)可靠性差。廣泛使用單片機(jī)(MCU) 設(shè)計系統(tǒng)克服了純SSI 數(shù)字電路系統(tǒng)許多不可逾越的困難,是一個具有里程碑意義的飛躍。而DSP 以其極強(qiáng)的信號處理功能贏得了廣闊的市場,得到了廣泛地應(yīng)用。近年來,PLD 器件
  • 關(guān)鍵字: 單片機(jī) DSP PLD EDA 介紹 比較 分析  

ARM、DSP、FPGA的特點和區(qū)別

  • ARM(Advanced RISC Machines)是微處理器行業(yè)的一家知名企業(yè),設(shè)計了大量高性能、廉價、耗能低的RISC處理器、相關(guān)技術(shù)及軟 件。ARM架構(gòu)是面向低預(yù)算市場設(shè)計的第一款RISC微處理器,基本是32位單片機(jī)的行業(yè)標(biāo)準(zhǔn),它提供一系列內(nèi)核、體系擴(kuò)展、微處理器和系統(tǒng)芯片方案,四 個功能模塊可供生產(chǎn)廠商根據(jù)不同用戶的要求來配置生產(chǎn)。由于所有產(chǎn)品均采用一個通用的軟件體系,所以相同的軟件可在所有產(chǎn)品中運行。目前ARM在手持設(shè)備 市場占有90以上的份額,可以有效地縮短應(yīng)用程序開發(fā)與測試的時間,也降低了
  • 關(guān)鍵字: ARM DSP FPGA 特點 區(qū)別  
共9914條 577/661 |‹ « 575 576 577 578 579 580 581 582 583 584 » ›|

dsp+fpga介紹

您好,目前還沒有人創(chuàng)建詞條dsp+fpga!
歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。    創(chuàng)建詞條

熱門主題

DSP+FPGA    樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473